存储装置和存储系统以及路径信息设定方法制造方法及图纸

技术编号:3540778 阅读:205 留言:0更新日期:2012-04-11 18:40
本发明专利技术的目的是提供能够使用于从所述主计算机向所述存储单元的逻辑单元正确地传送信息的路径定义信息的设定简单化的存储装置和存储系统以及路径设定方法。将把开关16的开关端口和存储器20的存储器端口逻辑上汇总成一个的逻辑端口L1、与连结开关16的开关端口和存储器20的逻辑设备46的访问路径组互相关联起来进行设定,向主计算机10提供把逻辑端口L1作为主计算机10的访问的入口的信息。

【技术实现步骤摘要】

本专利技术涉及在硬盘驱动器(HDD)中存储和主计算机(上位装置)之间 收发的数据的。
技术介绍
作为该种存储装置,例如已知有具有存储信息的存储单元、通过通信网 络和主计算机连接构成对于存储单元的逻辑单元的接口的多个物理端口 、和控 制对于存储单元的数据的读写的存储控制装置的存储装置。存储装置因为具有多个物理端口 ,所以如果不进行从各物理端口到逻辑 设备(逻辑单元)的路径定义,则不能对于来自主计算机的访问进行应答来进 行对于各逻辑设备的写入或者读出。因此,在存储装置中,对于全部物理端口, 进行关于表示用于从主计算机向逻辑设备正确地传递信息的控制信息的路径 定义信息的设定。也就是说,在存储装置中,冗余化在提高可靠性方面是重要的机构之一, 为了能够使用两个以上的物理端口访问同一逻辑设备,对于连结存储装置的各 物理端口和逻辑设备的访问路径组进行了路径定义信息的设定。另一方面,提出了这样一种方案,亦即,允许重复地把可访问存储装置 的多个主计算机分组,给各组分配一个或者多个逻辑单元,允许重复地4吏分配 的逻辑单元和存储单元的存储区域对应,由此,使被分组的各组相互的逻辑单 元单位中的安全性发挥作用(参照专利文献1 )。在该专利文献中记载的存储子系统中,附加有下述功能从经由端口来 访问的命令中,抽出确定发出该命令的计算机的信息,在管理表中已存在该确 定的信息时,作为是被分组的计算机,允许对于已分配的逻辑单元的访问,而 在管理表中不存在该确定的信息时,作为不是已分组的计算机,不允许对于可 i方问的還辑单元的i方问。专利文献1特开2003—30053号公报在现有的存储装置中,必须对于全部物理端口进行路径定义,路径定义 信息的设定作业繁锁,并且有时会发生伴随路径定义信息的设定的维护错误。
技术实现思路
本专利技术是鉴于上述现有技术的课题而做出的,其目的在于,提供一种存 储装置和存储系统以及路径信息设定方法,其能够使用于从主计算机向存储单 元的逻辑单元正确地传递信息的路径定义信息的设定简单化。为实现上述目的,本专利技术通过对于把在存储装置内存在的多个物理端口 逻辑上汇总成一个的逻辑端口设来定路径定义信息,使从主计算机向存储单元 的逻辑单元正确地传递信息,能够使伴随路径定义信息的设定的作业简单化。另外,通过把具有多个开关端口的开关和到存储单元的逻辑单元的访问 路径逻辑上作为 一条访问路径汇总,把该访问路径的入口作为 一个逻辑端口向 主计算机提供,能够简单地进行主计算机和访问路径的设定以及管理。根据本专利技术,能够使伴随路径定义信息的设定的管理以及作业简单化。 附图说明图1是表示本专利技术的一个实施形态的存储系统的框结构图。图2是连结主计算机和存储器的访问路径的结构图。图3是在把存储装置的多个物理端口汇总成单一的逻辑端口时的概念图。图4是连接主计算机和多个存储装置时的访问路径图。图5是路径定义信息表的结构图。图6是表示进行路径定义时的画面的显示例的图。图7是用于说明路径定义处理的流程图。图8是表示路径定义信息的画面的显示例的图。图9是表示路径定义信息的画面的显示例的图。图IO是用于说明路径定义信息的发送方法的图。图11是表示路径定义处理的第一实施例的时序图。图12是表示路径定义处理的第二实施例的时序图。图13是表示路径定义处理的第三实施例的时序图。图14是表示路径定义处理的第四实施例的时序图。图15是用于说明数据的读 写处理的时序图。图16是用于说明1/0控制处理的时序图。符号说明10主计算机,14存储装置,16、 17开关,18管理终端,20、 21存储 器(storage), 46、 47逻辑设备,Pl主机端口 , P11-P24开关端口, P51 -P54存储器端口 具体实施例方式本专利技术通过对于把在存储装置内存在的多个物理端口逻辑上汇总成一个 的逻辑端口设定路径定义信息,使从主计算机向存储单元的逻辑单元正确地传 递信息。另夕卜,通过把具有多个开关端口的开关和到存储单元的逻辑单元的访 问路径汇总成逻辑上的 一条访问路径,把该访问路径的入口作为 一个逻辑端口 向主计算机提供。下面根据附图说明本专利技术的一个实施形态。图1是表示本专利技术的存储系 统的一个实施形态的框结构图。在图1中,存储系统具有主计算机(上位装置) 10,主计算机10通过SAN( Storage Area Network )、 LAN( Local Area Network) 等通信网络12连接存储装置14。存储装置14,作为子存储系统,具有开关16、管理终端18、存储器(storage) 20。开关16,具有开关端口 Pll、 P21、 P22,形成连结各开关端口间的路径 组,并具有作为用于控制各路径的连接的控制装置的微处理器22、存储各种 数据或者连接信息的存储器(memory) 24、数据控制部26、通信控制部28, 开关端口 Pll通过通信网络12连接主计算机10的主机端口 Pl。亦即开关16 作为在各端口间给主计算机10和存储器20之间的1/0数据搭桥的装置而构成。管理终端18,作为用于设定对于开关16和存储器20的结构信息的服务 处理器(SVP),具有作为控制装置的微处理器30、存储结构信息的存储器 (memory) 32、存储连接信息的存储器(memory) 34、作为显示装置的设定 画面部36、用于设定结构信息的结构设定部38、和用于与开关16或者存储器 20进行信息的授受的通信部40。存储器20,具有作为物理端口的存储器端口 P51、 P52,同时作为采用 RAID (Redundant Arrays of Inexpensive Disks)方式的装置,具有存储连接信 息的共享存储器(memory) 42、存储结构信息的共享存储器(memory) 44、作为存储各种信息的存储单元的逻辑设备(LDEV) 46、用于和开关16或者 管理终端18进行信息的授受的通信处理部48、控制对于逻辑设备46的数据 的写入或者从逻辑设备46的数据的读出的控制部50、存储关于控制的数据等 的存储器(memory) 52、 54、 56、和汇总各部进行管理同时进行各种控制的 微处理器58,存储器端口 P51连接开关端口 P21,存储器端口 P52连接开关 端口P22。另外,假定逻辑设备46用多个逻辑设备构成。接着,图2表示连结主计算机10和存储器20的逻辑设备(逻辑单元) 46的访问路径。连结主计算机10的主机端口 Pll和存储器20的逻辑设备46 的物理的访问路径,根据开关16的路径的结构以及存储器20的存储器端口的 数目而存在多条路径。该场合,因为对于多条访问路径要分别设定路径定义信息会变得烦杂, 所以在本实施形态中,把管理终端18作为设定装置使用,用户操作管理终端 18,把连结开关16的开关端口 Pll和存储器20的逻辑设备46的访问路径组、 和把各开关端口和各存储器端口在逻辑上汇总为一个的逻辑端口 Ll关联起来 进行设定,如图3所示,把逻辑端口 Ll作为主计算机10的访问路径的入口 的信息向主计算机10提供。由此,通过不对多个物理端口进行路径定义设定, 而仅对于一个逻辑端口 Ll进行路径定义信息的设定,能够使伴随路径定义信 息的设定的管理以及作业简单化,同时能够削减本文档来自技高网
...

【技术保护点】
一种存储装置,具有存储信息的存储单元、通过通信网络连接主计算机构成对于所述存储单元的逻辑单元的接口的多个物理端口、和控制对于所述存储单元的数据的读写的存储控制装置,其特征在于, 所述存储装置, 具有设定装置,该设定装置,作为表示 用于从所述主计算机向所述存储单元的逻辑单元正确地传送信息的控制信息的路径定义信息,把连结所述各物理端口和所述存储单元的逻辑单元的访问路径组、与把所述多个物理端口逻辑上汇总成一个的逻辑端口关联起来进行设定, 并把通过所述设定装置设定的逻 辑端口作为所述主计算机的访问的入口的信息向所述主计算机提供。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:高山悟田村圭史
申请(专利权)人:株式会社日立制作所
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利