存储器装置及存储器系统制造方法及图纸

技术编号:35270079 阅读:23 留言:0更新日期:2022-10-19 10:39
本公开实施例提供一种存储器装置及存储器系统,所述存储器装置包括:存储区,所述存储区包括多个第一存储库,多个所述第一存储库沿第一方向依次排布;外围电路,位于所述存储区中边缘的一个所述第一存储库的一侧;以及,第一延长线,包括相互平行且沿所述第一方向延伸的第一子延长线和第二子延长线;所述第一子延长线和所述第二子延长线电连接且长度均为第一长度;所述第一长度大于或等于所述外围电路到所述存储区中最远的第一存储库的距离;其中,每个所述第一存储库与所述外围电路之间的第一信号回路至少经过部分所述第一延长线;不同的所述第一存储库与所述外围电路之间的所述第一信号回路的路径长度相等。述第一信号回路的路径长度相等。述第一信号回路的路径长度相等。

【技术实现步骤摘要】
存储器装置及存储器系统


[0001]本公开实施例涉及半导体
,涉及但不限于一种存储器装置及存储器系统。

技术介绍

[0002]存储器装置(例如,相变存储器(Phrase Change Memory,PCM))通常包括设置有多个存储库(Bank)的存储区和外围电路,该存储区中的存储库主要用于储存数据,而外围电路主要用于包括提供各种信号以对存储区中的存储库进行各种存储操作。
[0003]目前的存储器装置中,通常是将多个存储库集中在一个存储区内,并利用设置在存储区外侧的外围电路供给信号。然而,随着信息技术的飞速发展对存储器装置的存储容量的需求也随之增加,当存储器装置的存储容量增大时,其存储区内布置的存储库的数量也相应的增多,此时由外围电路为各个存储库提供信号时,随着存储库距离外围电路越远,该存储库可读取存储数据的有效窗口就越小。
[0004]因此,如何确保存储区内远端的存储库也能够接收到满足要求的信号,成为了亟需解决的问题。

技术实现思路

[0005]有鉴于此,本公开实施例提供一种存储器装置及存储器系统。
[0006]第一方面,本公开实施例提供一种存储器装置,所述存储器装置包括:
[0007]存储区,所述存储区包括多个第一存储库,多个所述第一存储库沿第一方向依次排布;
[0008]外围电路,位于所述存储区中边缘的一个所述第一存储库的一侧;
[0009]以及,
[0010]第一延长线,包括相互平行且沿所述第一方向延伸的第一子延长线和第二子延长线;所述第一子延长线和所述第二子延长线电连接且长度均为第一长度;所述第一长度大于或等于所述外围电路到所述存储区中最远的第一存储库的距离;
[0011]其中,每个所述第一存储库与所述外围电路之间的第一信号回路至少经过部分所述第一延长线;
[0012]不同的所述第一存储库与所述外围电路之间的所述第一信号回路的路径长度相等。
[0013]在一些实施例中,所述第一信号回路包括:
[0014]由所述外围电路到所述第一存储库的第一信号通路;和
[0015]由所述第一存储库到所述外围电路的第二信号通路。
[0016]在一些实施例中,所述第一信号通路至少经过部分所述第一延长线。
[0017]在一些实施例中,所述第一信号通路至少经过全部所述第一子延长线和至少部分所述第二子延长线。
[0018]在一些实施例中,所述存储器装置还包括:
[0019]多条与所述第二子延长线连接且沿第二方向延伸的第一支线;其中,所述第二方向与所述第一方向垂直;每条所述第一支线分别连接一个所述第一存储库;
[0020]所述第一信号通路还经过一条所述第一支线。
[0021]在一些实施例中,所述存储器装置还包括:
[0022]沿所述第一方向延伸连接所述外围电路与所述存储区中各所述第一存储库的第一主线;所述第二信号通路经过至少部分所述第一主线。
[0023]在一些实施例中,所述第二信号通路经过位于对应的所述第一存储库与所述外围电路之间的部分所述第一主线。
[0024]在一些实施例中,所述存储区还包括:
[0025]沿所述第一方向依次排布的多个第二存储库;所述多个第二存储库与所述多个第一存储库并列排布;
[0026]每个所述第二存储库与所述外围电路之间的第二信号回路至少经过部分所述第一延长线;
[0027]不同的所述第二存储库与所述外围电路之间的所述第二信号回路的路径长度相等;
[0028]所述第一信号回路的路径长度与所述第二信号回路的路径长度相等。
[0029]在一些实施例中,所述第二信号回路包括:
[0030]由所述外围电路到所述第二存储库的第三信号通路;和
[0031]由所述第二存储库到所述外围电路的第四信号通路。
[0032]在一些实施例中,所述第二信号通路至少经过部分所述第一延长线。
[0033]在一些实施例中,所述第二信号通路至少经过全部所述第一子延长线和至少部分所述第二子延长线。
[0034]在一些实施例中,所述存储器装置还包括:
[0035]多条与所述第二子延长线连接且沿第二方向延伸的第二支线;每条所述第二支线分别连接一个所述第二存储库;其中,所述第二方向与所述第一方向垂直;
[0036]所述第二信号通路还经过一条所述第二支线。
[0037]在一些实施例中,所述存储器装置还包括:
[0038]沿所述第一方向延伸连接所述外围电路与所述存储区中各所述第二存储库的第二主线;所述第四信号通路经过至少部分所述第二主线。
[0039]在一些实施例中,所述第四信号通路经过位于对应的所述第二存储库与所述外围电路之间的部分所述第二主线。
[0040]第二方面,本公开实施例还提供一种存储器系统,包括:
[0041]如上述实施例任一所述的存储器装置;
[0042]存储控制器,与所述存储器装置耦接,用于控制所述存储器装置。
[0043]本公开实施例通过设置第一延长线可使得不同的第一存储库与外围电路之间的第一信号回路的路径长度相等。各第一信号回路具有相等的长度,从而使得外围电路发出的信号与各第一存储库交互具有相同的时延,且数据有效窗口相同。
附图说明
[0044]图1为在一些实施例中提供的存储器装置的示意图;
[0045]图2为在一些实施例中读取不同存储库的数据有效读取窗口的示意图;
[0046]图3为本公开实施例中读取不同存储库的数据有效读取窗口的示意图;
[0047]图4至6为本公开实施例提供的一种存储器装置的示意图;
[0048]图7A至图7F本公开实施例中不同存储库所对应的第一信号回路的简化图。
[0049]图8A为一些实施例中连续读取不同存储库的波形图;
[0050]图8B为采用本公开实施例连续读取不同存储库的波形图
[0051]图9至图13为本公开实施例提供的另一种存储器装置的示意图;
[0052]图14为本公开实施例提供的一种存储器系统的示意图。
具体实施方式
[0053]为了便于理解本公开,下面将参照相关附图对本公开进行更全面的描述。附图中给出了本公开的首选实施例。但是,本公开可以以多种不同的形式来实现,并不限于本文所描述的实施例。相反地,提供这些实施例的目的是使本公开的公开内容更加透彻全面。
[0054]除非另有定义,本文所使用的所有的技术和科学术语与属于本公开的
的技术人员通常理解的含义相同。本文中在本公开的说明书中所使用的术语只是为了实现描述具体的实施例的目的,不是旨在限制本公开。本文所使用的术语“和/或”包括一个或多个相关的所列项目的任意的和所有的组合。
[0055]在一些实施例中,如图1所示,示出了一种相变存储器的平面结构。其包括外围电路100和存储区200。其中,存储区200又包括多个存储库,图1中示出本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种存储器装置,其特征在于,所述存储器装置包括:存储区,所述存储区包括多个第一存储库,多个所述第一存储库沿第一方向依次排布;外围电路,位于所述存储区中边缘的一个所述第一存储库的一侧;以及,第一延长线,包括相互平行且沿所述第一方向延伸的第一子延长线和第二子延长线;所述第一子延长线和所述第二子延长线电连接且长度均为第一长度;所述第一长度大于或等于所述外围电路到所述存储区中最远的第一存储库的距离;其中,每个所述第一存储库与所述外围电路之间的第一信号回路至少经过部分所述第一延长线;不同的所述第一存储库与所述外围电路之间的所述第一信号回路的路径长度相等。2.根据权利要求1所述的存储器装置,其特征在于,所述第一信号回路包括:由所述外围电路到所述第一存储库的第一信号通路;和由所述第一存储库到所述外围电路的第二信号通路。3.根据权利要求2所述的存储器装置,其特征在于,所述第一信号通路至少经过部分所述第一延长线。4.根据权利要求3所述的存储器装置,其特征在于,所述第一信号通路至少经过全部所述第一子延长线和至少部分所述第二子延长线。5.根据权利要求2所述的存储器装置,其特征在于,所述存储器装置还包括:多条与所述第二子延长线连接且沿第二方向延伸的第一支线;其中,所述第二方向与所述第一方向垂直;每条所述第一支线分别连接一个所述第一存储库;所述第一信号通路还经过一条所述第一支线。6.根据权利要求2所述的存储器装置,其特征在于,所述存储器装置还包括:沿所述第一方向延伸连接所述外围电路与所述存储区中各所述第一存储库的第一主线;所述第二信号通路经过至少部分所述第一主线。7.根据权利要求6所述的存储器装置,其特征在于,所述第二信号通路经过位于对应的所述第一存储库与所述外围电路之间的部分所述第一主线...

【专利技术属性】
技术研发人员:鲁岩
申请(专利权)人:长江先进存储产业创新中心有限责任公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1