【技术实现步骤摘要】
异形滞环比较器
[0001]本专利技术涉及一种异形滞环比较器,特别是采用运算放大器构建的异形滞环比较器,属于电子电路、模拟信号处理装置。
技术介绍
[0002]随着社会与技术的发展,电子电路的应用日益普遍,特别是开关电路、信号变换电路和周期性多谐信号发生电路使用日益广泛,这些电路均离不开滞环比较器。
[0003]运算放大器简称运放,滞环比较器常采用运放构建。目前,运放的图形符号有个缺陷:没有接地,导致简约的三端图形符号形式上不符合KCL定律,以至于电位没有参考的零电平,理解与电路分析也出现困难,因此这里采用如图1所示的运放图形符号。
[0004]滞环比较器又称迟滞比较器或双稳态比较器,普通的滞环比较器如图2所示,通过电阻正反馈网络实现具有双门限电压比较的开关信号输出,具有最快速度的边沿陡度,滞环比较器独特的性能在开关电路、信号变换电路和多谐信号发生电路中有不可替代的重要作用。
[0005]门限电压是滞环比较器一个很重要的特征,但这个门限电压的大小随运放输出饱和电压的变化而改变,而运放的输出饱和电压与运 ...
【技术保护点】
【技术特征摘要】
1.一种抗饱和异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;其特征在于:抗饱和异形滞环比较器由运算放大器A1与稳压二极管D0及电阻R0、R1、R2构成,稳压二极管D0跨接在运算放大器A1的输出端与反相输入端之间,运算放大器A1的反相输入端通过电阻R0连接抗饱和异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过电阻R1接输出端、运算放大器A1的同相输入端同时通过电阻R2连接抗饱和异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为抗饱和异形滞环比较器的信号输出端v
o
。2.一种恒回差异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;其特征在于:恒回差异形滞环比较器由运算放大器A1与稳压二极管D1及电阻R0、R1构成,运算放大器A1的反相输入端通过电阻R0连接恒回差异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过电阻R1接输出端、运算放大器A1的同相输入端同时通过稳压二极管D1连接恒回差异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为恒回差异形滞环比较器的信号输出端v
o
。3.一种小回差异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;其特征在于:小回差异形滞环比较器由运算放大器A1与小电容C1及电阻R0、R1、R2构成,运算放大器A1的反相输入端通过电阻R0连接小门限异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过电阻R1与小电容C1的串联支路接输出端、运算放大器A1的同相输入端同时通过电阻R2连接小回差异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为小回差异形滞环比较器的信号输出端v
o
。4.一种快翻转异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。