当前位置: 首页 > 专利查询>郁镓瑄专利>正文

异形滞环比较器制造技术

技术编号:34857100 阅读:34 留言:0更新日期:2022-09-08 07:59
本发明专利技术涉及一种异形滞环比较器,特别是采用运算放大器构建的异形滞环比较器,属于电子电路、模拟信号处理装置。异形滞环比较器有恒回差、小回差、快翻转、双功能、抗饱和等多种类型,异形滞环比较器由运算放大器、电阻、稳压管及小电容等构成,稳压管接在运放的同相输入端与基准输入端之间实现恒回差功能,小电容串接在运放的同相输入端与输出端之间的支路中实现小回差或快翻转功能,稳压管跨接在运放的反相输入端与输出端之间起到抗饱和的作用,除常规滞环比较器的功能外还具有多种不同的特性,以满足各种不同的应用场景。对开关电路、信号变换电路与信号发生电路的构建有着重大意义,在电子电路、电力设备及自控领域的应用中有广泛的实用价值。泛的实用价值。泛的实用价值。

【技术实现步骤摘要】
异形滞环比较器


[0001]本专利技术涉及一种异形滞环比较器,特别是采用运算放大器构建的异形滞环比较器,属于电子电路、模拟信号处理装置。

技术介绍

[0002]随着社会与技术的发展,电子电路的应用日益普遍,特别是开关电路、信号变换电路和周期性多谐信号发生电路使用日益广泛,这些电路均离不开滞环比较器。
[0003]运算放大器简称运放,滞环比较器常采用运放构建。目前,运放的图形符号有个缺陷:没有接地,导致简约的三端图形符号形式上不符合KCL定律,以至于电位没有参考的零电平,理解与电路分析也出现困难,因此这里采用如图1所示的运放图形符号。
[0004]滞环比较器又称迟滞比较器或双稳态比较器,普通的滞环比较器如图2所示,通过电阻正反馈网络实现具有双门限电压比较的开关信号输出,具有最快速度的边沿陡度,滞环比较器独特的性能在开关电路、信号变换电路和多谐信号发生电路中有不可替代的重要作用。
[0005]门限电压是滞环比较器一个很重要的特征,但这个门限电压的大小随运放输出饱和电压的变化而改变,而运放的输出饱和电压与运放的电源电压有个固定的关系,也就是当运放的电源电压发生变化时滞环比较器的门限电压就会发生改变,常规的做法是在运放的输出端加一个限幅电路,但这个做法比较复杂,并且因此大大降低了滞环比较器输出驱动能力。另外,滞环比较器的运算放大器工作在饱和区,运放内部的晶体管结电容充放电过程的迟滞导致了运算放大器开关的延迟,这对高速应用非常不利。
[0006]一些特殊的应用要求比较器的门限电压为一个,即单门限电压比较器,但是单门限电压比较器输出脉冲的边沿陡度受限于运放的放大倍数因而不是很理想,而滞环比较器两个门限电压的差异小到一定程度时便失去了滞环比较器原有的优良特性,既需要比较器的单个门限电压、又需要具有滞环比较器最快速度的边沿陡度,这些问题的解决极富挑战性。研制具有不同特性的、适应各种应用场景的、简单低成本的滞环比较器具有重要意义。

技术实现思路

[0007]本专利技术所要解决的技术问题是:
[0008]1、采用运算放大器构建的抗饱和异形滞环比较器;
[0009]2、采用运算放大器构建的恒回差异形滞环比较器;
[0010]3、采用运算放大器构建的小回差异形滞环比较器;
[0011]4、采用运算放大器构建的快翻转异形滞环比较器;
[0012]5、采用运算放大器构建的恒回差快翻转双功能异形滞环比较器;
[0013]6、采用恒回差、小回差、快翻转和双功能异形滞环比较器构建的抗饱和异形滞环比较器。
[0014]本专利技术提供了一种异形滞环比较器。
[0015]本专利技术所要解决的技术问题是通过下述技术方案实现的。
[0016]一种抗饱和异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;抗饱和异形滞环比较器由运算放大器A1与稳压二极管D0及电阻R0、R1、R2构成,稳压二极管D0跨接在运算放大器A1的输出端与反相输入端之间,运算放大器A1的反相输入端通过电阻R0连接抗饱和异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过电阻R1接输出端、运算放大器A1的同相输入端同时通过电阻R2连接抗饱和异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为抗饱和异形滞环比较器的信号输出端v
o

[0017]一种恒回差异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;恒回差异形滞环比较器由运算放大器A1与稳压二极管D1及电阻R0、R1构成,运算放大器A1的反相输入端通过电阻R0连接恒回差异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过电阻R1接输出端、运算放大器A1的同相输入端同时通过稳压二极管D1连接恒回差异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为恒回差异形滞环比较器的信号输出端v
o

[0018]一种小回差异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;小回差异形滞环比较器由运算放大器A1与小电容C1及电阻R0、R1、R2构成,运算放大器A1的反相输入端通过电阻R0连接小门限异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过电阻R1与小电容C1的串联支路接输出端、运算放大器A1的同相输入端同时通过电阻R2连接小回差异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为小回差异形滞环比较器的信号输出端v
o

[0019]一种快翻转异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;快翻转异形滞环比较器由运算放大器A1与小电容C1及电阻R0、R1、R2、R3构成,运算放大器A1的反相输入端通过电阻R0连接快翻转异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过小电容C1与电阻R3并联再与电阻R1串联构成的电路连接输出端、运算放大器A1的同相输入端同时通过电阻R2连接快翻转异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为快翻转异形滞环比较器的信号输出端v
o

[0020]一种双功能异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;双功能异形滞环比较器由运算放大器A1与稳压二极管D1、小电容C1及电阻R0、R1、R2构成,运算放大器A1的反相输入端通过电阻R0连接双功能异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过小电容C1与电阻R2的并联再与电阻R1串联构成的电路接输出端、运算放大器A1的同相输入端同时通过稳压二极管D1连接双功能异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为双功能异形滞环比较器的信号输出端v
o

[0021]一种含有异形滞环比较器的抗饱和异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;抗饱和异形滞环比较器由异形滞环比较器与稳压二极管D0构成,稳压二极管D0跨接在异形滞环比较器的运算放大器A1的输出端与反相输入端之间;异形滞环比较器的基准输入端V
REF
即为抗饱和异形滞环比较器的基准输入端V
REF
,异形滞环比较器的信号输入端v
...

【技术保护点】

【技术特征摘要】
1.一种抗饱和异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;其特征在于:抗饱和异形滞环比较器由运算放大器A1与稳压二极管D0及电阻R0、R1、R2构成,稳压二极管D0跨接在运算放大器A1的输出端与反相输入端之间,运算放大器A1的反相输入端通过电阻R0连接抗饱和异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过电阻R1接输出端、运算放大器A1的同相输入端同时通过电阻R2连接抗饱和异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为抗饱和异形滞环比较器的信号输出端v
o
。2.一种恒回差异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;其特征在于:恒回差异形滞环比较器由运算放大器A1与稳压二极管D1及电阻R0、R1构成,运算放大器A1的反相输入端通过电阻R0连接恒回差异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过电阻R1接输出端、运算放大器A1的同相输入端同时通过稳压二极管D1连接恒回差异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为恒回差异形滞环比较器的信号输出端v
o
。3.一种小回差异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v
i
和一个信号输出端v
o
;其特征在于:小回差异形滞环比较器由运算放大器A1与小电容C1及电阻R0、R1、R2构成,运算放大器A1的反相输入端通过电阻R0连接小门限异形滞环比较器的信号输入端v
i
,运算放大器A1的同相输入端通过电阻R1与小电容C1的串联支路接输出端、运算放大器A1的同相输入端同时通过电阻R2连接小回差异形滞环比较器的基准输入端V
REF
,运算放大器A1的输出端即为小回差异形滞环比较器的信号输出端v
o
。4.一种快翻转异形滞环比较器,有一个基准输入端V
REF
、一个信号输入端v

【专利技术属性】
技术研发人员:朱明郁镓瑄
申请(专利权)人:郁镓瑄
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1