一种硬盘接口PCIe信号测试治具、系统、测试方法技术方案

技术编号:34797285 阅读:18 留言:0更新日期:2022-09-03 20:02
本发明专利技术属于硬盘接口测试技术领域,具体提供一种硬盘接口PCIe信号测试治具、系统、测试方法,所述系统包括示波器、测试治具和切包工具,测试治具分别与示波器和切包工具连接;所述测试治具包括板卡,所述板卡上端设有金手指连接器,板卡的两面分别设置有连接器;金手指连接器输出的每组差分信号分别与板卡上的一组连接器连接;连接器包括测试信号连接器和时钟连接器;测试治具与待测设备的接口连接,用于将待测设备的信号引出到测试治具;示波器,用于与测试治具连接对测试治具引出的信号进行测试;切包工具与测试治具上的测试信号连接器连接通过输出脉冲信号切换PCIe不同速率。大大提高了测试的精度和准确度,测试数据更加准确。确。确。

【技术实现步骤摘要】
一种硬盘接口PCIe信号测试治具、系统、测试方法


[0001]本专利技术涉及硬盘接口测试
,具体涉及一种硬盘接口PCIe信号测试治具、系统、测试方法。

技术介绍

[0002]服务器近些年因其运行快,可靠性好,扩展性和数据吞吐能力强等极其突出的优势发展迅速,服务器行业内竞争也越来越激烈。与服务器相关的一些电子产品如CPU,SSD,内存条,网卡等产品也是不断更新换代,提高性能,以求占据更大的市场。NVMe E1.S硬盘也随之出现。
[0003]E1.S硬盘上采用的是PCIe信号,速度是传统SATA接口产品的6倍以上,同时它拥有卓越的电源效率,优秀的读写速度,这些优势使得它更加适合用于数据处理。
[0004]NVMe E1.S硬盘在实际中的应用也给高速信号完整性测试带来了新的问题:由于E1.S硬盘连接器定义与现有接口不同,在实际的操作中直接在连接器上点测十分困难,测试结果会受到测试人员手法等问题的干扰,信号不稳定,测试结果的准确度无法保证。接口信号完整性验证是高速信号测量重要的一部分,因此这个问题急需解决。

技术实现思路

[0005]针对NVMe E1.S硬盘在实际中的应用也给高速信号完整性测试带来了新的问题:由于E1.S硬盘连接器定义与现有接口不同,在实际的操作中直接在连接器上点测十分困难,测试结果会受到测试人员手法等问题的干扰,信号不稳定,测试结果的准确度无法保证的问题,本专利技术提供一种硬盘接口PCIe信号测试治具、系统、测试方法。
[0006]本专利技术的技术方案是:<br/>[0007]第一方面,本专利技术技术方案提供一种硬盘接口PCIe信号测试治具,包括板卡,所述板卡上端设有金手指连接器,板卡的两面分别设置有连接器;
[0008]金手指连接器输出的每组差分信号分别与板卡上的一组连接器连接;
[0009]连接器包括测试信号连接器和时钟连接器;
[0010]测试时,金手指连接器连接到待测设备,将一组测试信号连接器连接到示波器;一组时钟信号连接器连接到示波器,与示波器连接的测试信号连接器同路的另一组测试信号连接器连接到外部的切换工具用于切换PCIe不同速率。
[0011]优选地,所述板卡的两面分别为A面和B面;一路测试信号包括一组Tx差分信号和一组Rx差分信号;
[0012]A面上设置五组差分信号的连接器,其中包括四组Rx差分信号的测试信号连接器和一组时钟信号的时钟连接器;
[0013]B面上设置五组差分信号的连接器,其中包括四组Tx差分信号的测试信号连接器和一组时钟信号的时钟连接器。
[0014]优选地,四组Rx差分信号的测试信号连接器为Rx0+/Rx0

测试信号连接器、Rx1+/
Rx1

测试信号连接器、Rx2+/Rx2

测试信号连接器、Rx3+/Rx3

测试信号连接器;
[0015]A面上一组时钟信号的时钟连接器为CLK1+/CLK1

时钟连接器;
[0016]四组Tx差分信号的测试信号连接器为Tx0+/Tx0

测试信号连接器、Tx1+/Tx1

测试信号连接器、Tx2+/Tx2

测试信号连接器、Tx3+/Tx3

测试信号连接器;
[0017]B面上一组时钟信号的时钟连接器为CLK1+/CLK1

时钟连接器。
[0018]优选地,所述连接器为SMP连接器。
[0019]第二方面,本专利技术技术方案提供一种硬盘接口PCIe信号测试系统,包括示波器、测试治具和切包工具,测试治具分别与示波器和切包工具连接;
[0020]所述测试治具包括第一方面所述的测试治具;
[0021]测试治具与待测设备的接口连接,用于将待测设备的信号引出到测试治具;
[0022]示波器,用于与测试治具连接对测试治具引出的信号进行测试;
[0023]切包工具与测试治具上的测试信号连接器连接通过输出脉冲信号切换PCIe不同速率。
[0024]优选地,切包工具包括开关,所述开关通过防抖电路连接有定时电路;所述定时电路连接有时钟发生器;时钟发生器通过信号开关电路连接有两个用于与测试治具上的测试信号连接器连接的切包连接器,所述开关还连接有电源。
[0025]优选地,切包工具上的切包连接器为SMP连接器。
[0026]优选地,防抖电路包括第一电阻、第二电阻、第一电容和施密特触发器;
[0027]开关一端与电源连接,开关的另一端通过第一电阻连接到施密特触发器;第一电阻的第一端通过第二电阻接地,第一电阻的第二端通过第一电容接地;
[0028]施密特触发器的输出端连接到定时电路。
[0029]优选地,开关为可自动回弹的开关按钮。
[0030]优选地,示波器包括第一通道、第二通道、第三通道和第四通道;
[0031]示波器的第一通道和第三通道分别用于连接到测试治具的一组测试信号连接器;
[0032]示波器的第二通道和第四通道分别用于连接到测试治具的一组时钟连接器。
[0033]第三方面,本专利技术技术方案还提供一种硬盘接口PCIe信号测试方法,包括如下步骤:
[0034]步骤1:示波器第一通道和第三通道分别连接到测试治具B面的一组Tx差分信号的测试信号连接器,示波器第二通道和第四通道分别连接到B面的一组时钟信号的时钟连接器,将A面对应的一组Rx差分信号分别连接到切包治具的时钟连接器;
[0035]步骤2:打开待测设备开关;
[0036]步骤3:用示波器抓取PCIe Tx信号的波形,并将抓取的波形输出;
[0037]步骤4:判断是否完成一路信号的测试;若是,执行步骤6,若否,执行步骤5;
[0038]步骤5:通过切包工具切换PCIe不同速率;执行步骤3;
[0039]步骤6:判断是否所有路信号测试完成,若是,执行步骤8,若否,执行步骤7;
[0040]步骤7:将待测设备关机,切换示波器第一通道和第三通道分别连接到测试治具上的另一路差分信号的测试治具连接器;执行步骤2;
[0041]步骤8:关机结束测试;
[0042]步骤9:对示波器输出的波形进行分析并输出分析结果。
[0043]从以上技术方案可以看出,本专利技术具有以下优点:该测试系统可以解决服务器上E1.S硬盘接口PCIe测试问题。除此之外,由于该系统连接紧密,稳定信号好,大大提高了测试的精度和准确度,测试数据更加准确。且该测试系统容易搭建,使用方便。
[0044]此外,本专利技术设计原理可靠,结构简单,具有非常广泛的应用前景。
[0045]由此可见,本专利技术与现有技术相比,具有突出的实质性特点和显著地进步,其实施的有益效果也是显而易见的。
附图说明
[0046]为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种硬盘接口PCIe信号测试治具,其特征在于,包括板卡,所述板卡上端设有金手指连接器,板卡的两面分别设置有连接器;金手指连接器输出的每组差分信号分别与板卡上的一组连接器连接;连接器包括测试信号连接器和时钟连接器;测试时,金手指连接器连接到待测设备,将一组测试信号连接器连接到示波器;一组时钟信号连接器连接到示波器,与示波器连接的测试信号连接器同路的另一组测试信号连接器连接到外部的切换工具用于切换PCIe不同速率。2.根据权利要求1所述的硬盘接口PCIe信号测试治具,其特征在于,所述板卡的两面分别为A面和B面;一路测试信号包括一组Tx差分信号和一组Rx差分信号;A面上设置五组差分信号的连接器,其中包括四组Rx差分信号的测试信号连接器和一组时钟信号的时钟连接器;B面上设置五组差分信号的连接器,其中包括四组Tx差分信号的测试信号连接器和一组时钟信号的时钟连接器。3.根据权利要求2所述的硬盘接口PCIe信号测试治具,其特征在于,四组Rx差分信号的测试信号连接器为Rx0+/Rx0

测试信号连接器、Rx1+/Rx1

测试信号连接器、Rx2+/Rx2

测试信号连接器、Rx3+/Rx3

测试信号连接器;A面上一组时钟信号的时钟连接器为CLK1+/CLK1

时钟连接器;四组Tx差分信号的测试信号连接器为Tx0+/Tx0

测试信号连接器、Tx1+/Tx1

测试信号连接器、Tx2+/Tx2

测试信号连接器、Tx3+/Tx3

测试信号连接器;B面上一组时钟信号的时钟连接器为CLK1+/CLK1

时钟连接器。4.根据权利要求1所述的硬盘接口PCIe信号测试治具,其特征在于,所述连接器为SMP连接器。5.一种硬盘接口PCIe信号测试系统,其特征在于,包括示波器、测试治具和切包工具,测试治具分别与示波器和切包工具连接;所述测试治具为如权利要求1

4任一项权利要求所述的测试治具;...

【专利技术属性】
技术研发人员:王梦伟荣世立
申请(专利权)人:苏州浪潮智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1