电路装置和电子设备制造方法及图纸

技术编号:34765451 阅读:13 留言:0更新日期:2022-08-31 19:14
本发明专利技术提供电路装置和电子设备,电路装置包含:总线;多个主电路,它们与总线连接并且是总线上的总线主设备;以及多个从电路,它们经由总线而与多个主电路连接并且是总线上的总线从设备。多个主电路被设定了针对总线从设备的访问权限,多个从电路被进行了针对来自总线主设备的读访问或写访问的许可设定,多个主电路的各主电路根据访问权限和许可设定,决定可否访问多个从电路的各从电路。否访问多个从电路的各从电路。否访问多个从电路的各从电路。

【技术实现步骤摘要】
电路装置和电子设备


[0001]本专利技术涉及电路装置和电子设备等。

技术介绍

[0002]在微型计算机等电路装置中,有时在电路装置所具有的存储器中存储有机密信息等重要的信息。不希望这样的机密信息等因来自外部器件的访问而从电路装置被读出。作为例如保护机密信息等的现有技术,例如有专利文献1所公开的技术。在专利文献1中,存储部将特定的数据存储于规定的数据区域。并且,执行部在受理了访问特定的数据的规定的指令的情况下,根据针对规定的数据区域的安全状态,判定是否能够执行所受理的规定的指令,在判定为能够执行的情况下,执行规定的指令的处理。
[0003]专利文献1:日本特开2019

160191公报
[0004]在专利文献1中,由于判断来自外部装置的规定的指令来判断可否访问特定的数据,因此访问权的设定变得繁杂,并且,在安全性上容易发生错误的访问,因此有可能降低针对重要的信息的安全性。

技术实现思路

[0005]本专利技术的一个方式涉及一种电路装置,其中,该电路装置包含:总线;多个主电路,它们与所述总线连接,是所述总线上的总线主设备;以及多个从电路,它们经由所述总线而与所述多个主电路连接,是所述总线上的总线从设备,所述多个主电路被设定了针对所述总线从设备的访问权限,所述多个从电路被进行了针对来自所述总线主设备的读访问或写访问的许可设定,根据所述访问权限和所述许可设定决定所述多个主电路的各主电路可否访问所述多个从电路的各从电路。
[0006]此外,本专利技术的其他方式涉及电子设备,该电子设备包含上述记载的电路装置。
附图说明
[0007]图1是本实施方式的电路装置的结构例。
[0008]图2是本实施方式的电路装置的详细的第1结构例。
[0009]图3是本实施方式的电路装置的详细的第2结构例。
[0010]图4是关于访问权限的设定的说明图。
[0011]图5是关于访问的许可设定的说明图。
[0012]图6是本实施方式的方法的应用例。
[0013]图7是关于总线访问的信息的说明图。
[0014]图8是说明本实施方式的处理的流程图。
[0015]图9是说明本实施方式的处理的流程图。
[0016]图10是说明本实施方式的处理的流程图。
[0017]图11为本实施方式的电子设备的结构例。
[0018]标号说明
[0019]10:电路装置;12:总线;14:外围总线;16:第1信号线;18:第2信号线;20

1~20

n:主电路;21:核心块;22:处理器;24:调试电路;26:DMA控制器;28:外部总线接口;30

1~30

m:从电路;31

1~31

m:寄存器;32:SRAM控制器;34:总线桥电路;35:寄存器;36、37、38、39:周边电路;40:存储器控制器;50:非易失性存储器;52:用户存储区域;54:设定存储区域;70:权限控制电路;300:电子设备;310:显示部;320:存储器;330:操作接口;340:通信接口;AR1~AR128:存储器存储区域;PA~PZ:周边电路。
具体实施方式
[0020]以下,对本专利技术的优选实施方式进行详细说明。另外,以下所说明的本实施方式并非对权利要求书中记载的本专利技术的内容进行不当限定,在本实施方式中所说明的全部结构并不一定都是作为本专利技术的解决方法所必需的。
[0021]1.电路装置
[0022]图1示出本实施方式的电路装置10的结构例。本实施方式的电路装置10包含:总线12;多个主电路20

1~20

n,它们与总线12连接,是总线12上的总线主设备;以及多个从电路30

1~30

m,它们经由总线12而与多个主电路20

1~20

n连接,是总线12上的总线从设备。这里,n、m为2以上的整数。此外,电路装置10可以包含存储器控制器40和非易失性存储器50。
[0023]总线主设备进行总线12的传输控制。在主/从方式中,总线主设备获得总线的使用权,通过指定成为目标的器件来进行数据传输。为了防止总线12中的数据的冲突等,例如将器件分为总线主设备和总线从设备,总线从设备仅在被从总线主设备指示时进行数据的输入输出。而且,在图1中,主电路20

1~20

n是作为总线主设备进行动作的电路,从电路30

1~30

m是作为总线从设备进行动作的电路。
[0024]存储器控制器40进行非易失性存储器50的控制。例如,存储器控制器40进行非易失性存储器50的读出控制、写入控制。该存储器控制器40例如也是从电路中的1个,作为总线从设备进行动作。
[0025]非易失性存储器50是即使不供给电源也保持信息的存储的存储器。例如非易失性存储器50是即使不供给电源也能够保持信息的存储并且能够进行信息的改写的存储器。非易失性存储器50存储电路装置10的动作等所需的各种信息。
[0026]例如非易失性存储器50是由FAMOS存储器(Floating gate Avalanche injection MOS memory:浮动栅雪崩注入型MOS存储器)或MONOS存储器(Metal

Oxide

Nitride

Oxide

Silicon memory:金属

氧化物

氮化物

氧化物

硅存储器)等实现的EEPROM(Electrically Erasable Programmable Read

Only Memory:电可擦可编程只读存储器)。具体而言,非易失性存储器50是能够进行统一擦除动作等的闪存。闪存例如是闪存ROM。非易失性存储器50例如具有存储机密信息等用户信息的用户存储区域52、存储保护设定信息的设定存储区域54等存储区域。保护设定信息例如是访问权限和许可设定的信息。
[0027]而且,在本实施方式中,多个主电路20

1~20

n被设定了针对总线从设备的访问权限。例如,多个主电路20

1~20

n被设定了针对作为总线从设备的多个从电路30

1~30

m的访问权限。例如,按照指示对周边电路或存储器等访问对象电路的访问的每个总线主设
备来设定访问权限。即,对多个主电路20

1~20

n的各主电路设定访问权限的有无。另外,多个从电路30

1~30
...

【技术保护点】

【技术特征摘要】
1.一种电路装置,其特征在于,该电路装置包含:总线;多个主电路,它们与所述总线连接,是所述总线上的总线主设备;以及多个从电路,它们经由所述总线而与所述多个主电路连接,是所述总线上的总线从设备,所述多个主电路被设定了针对所述总线从设备的访问权限,所述多个从电路被进行了针对来自所述总线主设备的读访问或写访问的许可设定,根据所述访问权限和所述许可设定决定所述多个主电路的各主电路可否访问所述多个从电路的各从电路。2.根据权利要求1所述的电路装置,其特征在于,所述多个主电路包含:第1主电路,其被设定了针对所述总线从设备的所述访问权限;以及第2主电路,其未被设定针对所述总线从设备的所述访问权限,所述多个从电路包含进行了第1许可设定的第1从电路,所述第1主电路不依赖于所述第1许可设定而被许可针对所述第1从电路的所述读访问或所述写访问,所述第2主电路根据所述第1许可设定被许可针对所述第1从电路的所述读访问或所述写访问。3.根据权利要求2所述的电路装置,其特征在于,所述第1主电路是处理器或DMA控制器。4.根据权利要求2或3所述的电路装置,其特征在于,所述第2主电路是外部总线接口或调试电路。5.根据权利要求1至3中的任意一项所述的电路装置,其特征在于,该电路装置包含非易失性存储器,该非易失性存储器存储作为所述访问权限和所述许可设定的信息的保护设定信息。6.根据权利要求5所述的电路装置,其特征在于,该电路装置包含存储器控制器,该存储器控制器根据从所述非易失性存储器读出的所述保护设定信息进行所述访问权限的设定和所述许可设定。7.根据权利要求6所述的电路装置,其特征在于,所述存储器控制器使用与所述总线分开设置的第1信号线对所述多个从电路进行所述许可设定。8.根据权利要求6所述的电路装置,其特征在于,所述存储器控制器使...

【专利技术属性】
技术研发人员:桥本敬介
申请(专利权)人:精工爱普生株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1