一种像素驱动电路、显示装置及电子设备制造方法及图纸

技术编号:34571659 阅读:15 留言:0更新日期:2022-08-17 13:03
本实用新型专利技术公开了一种像素驱动电路、显示装置及电子设备,像素驱动电路包括发光件、第一开关管单元、第二开关管单元、第三开关管单元、驱动晶体管和电容,第一开关管单元的控制端连接锁存控制信号;第二开关管单元的控制端连接电流控制信号;第三开关管单元的控制端连接使能控制信号;驱动晶体管的第一连接端通过第二开关管单元连接电源,第二连接端通过第三开关管单元与发光件连接,栅极端通过第一开关管单元连接数据信号;电容的一端连接电源,相对端连接于驱动晶体管与第一开关管单元之间。本实用新型专利技术能够根据实际需求调控发光件的发光时间。光时间。光时间。

【技术实现步骤摘要】
一种像素驱动电路、显示装置及电子设备


[0001]本技术是关于显示
,特别是关于一种像素驱动电路及具有该像素驱动电路的显示装置和电子设备。

技术介绍

[0002]本技术是关于显示
,特别是关于一种像素驱动电路及具有该像素驱动电路的显示装置和电子设备。随着科技的不断发展,微型显示器的应用越来越广泛,如微型显示器应用于投影仪及近眼显示系统,其中,近眼显示系统如头戴式虚拟现实模拟器、飞行员头盔系统、头戴式医疗救护诊断系统。这里的微型显示器指的是尺寸较小的显示器,虽然尺寸较小但其可以显示足够清晰的内容和画面。微型显示器通常包括像素单元及像素驱动单元。像素驱动单元包括发光件及驱动发光件发光的驱动单元。在一些应用场景中,发光件的发光时间需要根据实际需求进行调整。然而,目前的像素驱动单元通常无法根据实际需求调整发光件的发光时间,灵活性较差。
[0003]公开于该
技术介绍
部分的信息仅仅旨在增加对本技术的总体背景的理解,而不应当被视为承认或以任何形式暗示该信息构成已为本领域一般技术人员所公知的现有技术。

技术实现思路

[0004]本技术的目的在于提供一种像素驱动电路,其能够根据实际需求调控发光件的发光时间。同时,还提供一种具有该像素驱动电路的显示装置和电子设备。
[0005]为实现上述目的,本技术的实施例提供了一种像素驱动电路,所述像素驱动电路包括:
[0006]发光件;
[0007]第一开关管单元,所述第一开关管单元的控制端连接锁存控制信号;
[0008]第二开关管单元,所述第二开关管单元的控制端连接电流控制信号;
[0009]第三开关管单元,所述第三开关管单元的控制端连接使能控制信号;
[0010]驱动晶体管,所述驱动晶体管的第一连接端通过第二开关管单元连接电源,第二连接端通过第三开关管单元与发光件连接,栅极端通过所述第一开关管单元连接数据信号;
[0011]电容,所述电容的一端连接电源,相对端连接于驱动晶体管与第一开关管单元之间。
[0012]在本技术的一个或多个实施方式中,所述第一开关单元包括至少一个第一开关晶体管,每个所述第一开关晶体管的控制端连接锁存控制信号。
[0013]在本技术的一个或多个实施方式中,所述第一开关单元为PMOS管。
[0014]在本技术的一个或多个实施方式中,所述第二开关管单元包括至少一个第二开关晶体管,每个所述第二开关晶体管的控制端连接电流控制信号。
[0015]在本技术的一个或多个实施方式中,所述第二开关单元为PMOS管。
[0016]在本技术的一个或多个实施方式中,所述第三开关单元包括至少一个第三开关晶体管,每个所述第三开关晶体管的控制端连接使能控制信号。
[0017]在本技术的一个或多个实施方式中,所述第三开关单元为PMOS管。
[0018]在本技术的一个或多个实施方式中,所述驱动晶体管为PMOS管。
[0019]本技术还揭示了一种显示装置,所述显示装置包括上述所述的像素驱动电路。
[0020]本技术还揭示了一种电子设备,包括上述所述的显示装置。
[0021]与现有技术相比,根据本技术实施方式的像素驱动电路通过采用第三开关管单元来控制是否有电流流过发光件,进而可根据实际需求控制发光件的发光时间,进而控制整个屏幕的发光时间。
附图说明
[0022]图1是根据本技术一实施方式的像素驱动电路结构图。
具体实施方式
[0023]下面结合附图,对本技术的具体实施方式进行详细描述,但应当理解本技术的保护范围并不受具体实施方式的限制。
[0024]除非另有其它明确表示,否则在整个说明书和权利要求书中,术语“包括”或其变换如“包含”或“包括有”等等将被理解为包括所陈述的元件或组成部分,而并未排除其它元件或其它组成部分。
[0025]如图1所示,为本技术所揭示的一种像素驱动电路,能够根据实际需求调控发光件EL的发光时间。具体地,像素驱动电路包括发光件EL、第一开关管单元10、第二开关管单元20、第三开关管单元30、驱动晶体管P和电容C。其中,发光件EL用于发光,其可选择OLED或LED等。第一开关管单元10用于控制数据信号DATA的输入,其控制端与锁存控制信号WL相连,在锁存控制信号WL的控制下导通或关断,以实现控制数据信号DATA的输入。第二开关管单元20用于控制发光件EL的发光亮度,其控制端与电流控制信号Vbias电连接,在电流控制信号Vbias的控制下导通或关断,以使电流控制信号Vbias控制流过发光件EL的电流大小,进而实现控制发光件EL的发光亮度。第三开关管单元30用于控制发光件EL的发光时间,其控制端与使能控制信号EM电连接,在使能控制信号EM的控制下导通或关断,以控制是否有电流流过发光件EL,进而实现控制发光件EL的发光时间。驱动晶体管P用于驱动发光件EL发光,其栅极端通过第一开关管单元10与数据信号DATA电连接,第一连接端a通过第二开关管单元20连接电源VDD,第二连接端b通过第三开关管单元30连接发光件EL。电容C用于存储数据,其一端与电源VDD电连接,相对端连接于驱动晶体管P与第一开关管单元10之间。
[0026]本实施例中,第一开关管单元10包括一个第一开关晶体管M1,第二开关管单元20包括一个第二开关晶体管M2,第三开关管单元30包括一个第三开关晶体管M3。第一开关晶体管M1、第二开关晶体管M2和第三开关晶体管M3以PMOS管为最佳。同时,驱动晶体管P以PMOS管为最佳。通过采用PMOS管,一方面可避免阈值损失,这是因为PMOS管在传输高电平时不会存在阈值损失,另一方面全部PMOS管在版图设计时可共用更多的面积。
[0027]进一步地,如图1所示,以第一开关管单元10包括一个第一开关晶体管M1,第二开关管单元20包括一个第二开关晶体管M2,第三开关管单元30包括一个第三开关晶体管M3,且均为PMOS管为例,对像素驱动电路的结构进行具体的说明。
[0028]如图1所示,第一开关晶体管M1的源极端与数据信号DATA电连接,漏极端与驱动晶体管P的栅极端电连接,栅极端与锁存控制信号WL电连接;第二开关晶体管M2的源极端与电源VDD电连接,漏极端与驱动晶体管P的源极端电连接,栅极端与电流控制信号Vbias电连接;第三开关晶体管M3的源极端与驱动晶体管P的漏极电连接,漏极端与发光件EL电连接,栅极端与使能控制信号EM电连接。电容C的一端与电源VDD电连接,相对端连接于第一开关晶体管M1的漏极端与驱动晶体管P的栅极端之间。
[0029]实施时,当数据信号DATA为0时,驱动晶体管P导通,发光件EL发光。当锁存控制信号WL为0时,第一开关晶体管M1导通,数据信号DATA存入电容C中;当锁存控制信号WL为1时,第一开关晶体管M1关断,数据信号DATA被锁存在电容C中,进而可持续驱动发光件EL发光。
[0本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,所述像素驱动电路包括:发光件;第一开关管单元,所述第一开关管单元的控制端连接锁存控制信号;第二开关管单元,所述第二开关管单元的控制端连接电流控制信号;第三开关管单元,所述第三开关管单元的控制端连接使能控制信号;驱动晶体管,所述驱动晶体管的第一连接端通过第二开关管单元连接电源,第二连接端通过第三开关管单元与发光件连接,栅极端通过所述第一开关管单元连接数据信号;电容,所述电容的一端连接电源,相对端连接于驱动晶体管与第一开关管单元之间。2.如权利要求1所述的像素驱动电路,其特征在于,所述第一开关管单元包括至少一个第一开关晶体管,每个所述第一开关晶体管的控制端连接锁存控制信号。3.如权利要求2所述的像素驱动电路,其特征在于,所述第一开关管单元为PMOS...

【专利技术属性】
技术研发人员:谢青青唐名剑
申请(专利权)人:问显科技苏州有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术