当前位置: 首页 > 专利查询>东南大学专利>正文

可编程序的脉冲干扰仿真器制造技术

技术编号:3455786 阅读:222 留言:0更新日期:2012-04-11 18:40
本发明专利技术属于通信干扰和电脉冲产生技术领域.用一个低速的8位微型计算机,配以一个硬件随机数发生器URNG、一个乘法累加器、两个先入先出存贮器FIFO、一个定时器、一个数模变换器DAC和一个高频调制器M便能产生周期长达7.5×10+[6]的随机高频脉冲序列,输出脉冲的最高速率达10+[6]个脉冲/秒,脉冲幅度和脉冲间隔的概率分布函数可以根据需要独立地、任意地改变.仿真器体积小,使用方便,可用来测试HF、VHF、UHF波段的各种通信系统,为提高通信系统的抗脉冲干扰性能提供必要的测试手段.(*该技术在2005年保护过期,可自由使用*)

【技术实现步骤摘要】
本专利技术为一种产生高频脉冲干扰的装置,属于通信干扰和电脉冲产生
在现有技术中,阿尔伯特在博士论文“脉冲干扰对数示通信系统影响的研究”(Albert-Osaghae V.K.I. An In-vestigation of Impulsive Noise and its Ef-fects on a Digital Radio Communication Sys-tem.ph.O Thesis,May 1979,Universty of Bir-mingham),利用PDP-11-20小型计算机建立产生脉冲干扰实验系统,其方法是用同余法产生均匀分布的随机数。在使用实验系统时,先将三个文档的随机数转移到计算机的内存,然后顺序地取出。一组随机数用来控制时延程序的循环次数,造成相应的时延,脉冲出现的时间由此而决定。另一组数经数/模变换之后送到调制器控制高频脉冲的幅度。原始的均匀分布随机数经数/模变换后送到移相器控制高频的相位。阿尔伯特实验系统的优点是可以独立地对脉冲的幅度和间本文档来自技高网...

【技术保护点】
一种由低速微型电子计算机[1][8][9][10][11]和一个硬件随机数发生器[2],一个乘法累加器[3]二个先入先出(FIFO)存贮器[4],一个数字定时器[5],一个高频调制器[6]以及少量辅助电路[7]、[12]、[14]互相连接构成可编程序脉冲干扰仿真器。其特征在于:a、一个FIFO存贮器接在乘法累加器[3]和数模转换器[7]之间,另一个FIFO存贮器接在乘法累加器[3]和数字定时器[5]之间,使仿真器输出脉冲的最高速率和FIFO存贮器的极限存取速率相等。b 、乘法累加器[3]接在计算机的输出接口[9]、硬件随机数发生器[2]和两个FIFO发生器[4]之间,以完成线性内...

【技术特征摘要】
1.一种由低速微型电子计算机[1][8][9][10][11]和一个硬件随机数发生器[2],一个乘法累加器[3]二个先入先出(FIFO)存贮器[4],一个数字定时器[5],一个高频调制器[6]以及少量辅助电路[7]、[12]、[14]互相连接构成可编程序脉冲干扰仿真器。其特征在于a、一个FIFO存贮器接在乘法累加器[3]和数模转换器[7]之间,另一个FIFO存贮器接在乘法累加器[3]和数字定时器[5]之间,使仿真器输出脉冲的最高速率和FIFO存贮器的极限存取速率相等。b、乘法累加器[3]接在计算机的输出...

【专利技术属性】
技术研发人员:程时昕
申请(专利权)人:东南大学
类型:发明
国别省市:32[中国|江苏]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1