【技术实现步骤摘要】
本专利技术为一种产生高频脉冲干扰的装置,属于通信干扰和电脉冲产生
在现有技术中,阿尔伯特在博士论文“脉冲干扰对数示通信系统影响的研究”(Albert-Osaghae V.K.I. An In-vestigation of Impulsive Noise and its Ef-fects on a Digital Radio Communication Sys-tem.ph.O Thesis,May 1979,Universty of Bir-mingham),利用PDP-11-20小型计算机建立产生脉冲干扰实验系统,其方法是用同余法产生均匀分布的随机数。在使用实验系统时,先将三个文档的随机数转移到计算机的内存,然后顺序地取出。一组随机数用来控制时延程序的循环次数,造成相应的时延,脉冲出现的时间由此而决定。另一组数经数/模变换之后送到调制器控制高频脉冲的幅度。原始的均匀分布随机数经数/模变换后送到移相器控制高频的相位。阿尔伯特实验系统的优点是可以独 ...
【技术保护点】
一种由低速微型电子计算机[1][8][9][10][11]和一个硬件随机数发生器[2],一个乘法累加器[3]二个先入先出(FIFO)存贮器[4],一个数字定时器[5],一个高频调制器[6]以及少量辅助电路[7]、[12]、[14]互相连接构成可编程序脉冲干扰仿真器。其特征在于:a、一个FIFO存贮器接在乘法累加器[3]和数模转换器[7]之间,另一个FIFO存贮器接在乘法累加器[3]和数字定时器[5]之间,使仿真器输出脉冲的最高速率和FIFO存贮器的极限存取速率相等。b 、乘法累加器[3]接在计算机的输出接口[9]、硬件随机数发生器[2]和两个FIFO发生器[4 ...
【技术特征摘要】
1.一种由低速微型电子计算机[1][8][9][10][11]和一个硬件随机数发生器[2],一个乘法累加器[3]二个先入先出(FIFO)存贮器[4],一个数字定时器[5],一个高频调制器[6]以及少量辅助电路[7]、[12]、[14]互相连接构成可编程序脉冲干扰仿真器。其特征在于a、一个FIFO存贮器接在乘法累加器[3]和数模转换器[7]之间,另一个FIFO存贮器接在乘法累加器[3]和数字定时器[5]之间,使仿真器输出脉冲的最高速率和FIFO存贮器的极限存取速率相等。b、乘法累加器[3]接在计算机的输出...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。