延迟检测的MRC分集电路制造技术

技术编号:3454007 阅读:192 留言:0更新日期:2012-04-11 18:40
本发明专利技术的延迟检测的MRC分集电路不在每个接收支路中独立地调整同步,电路结构简单,具有优良的接收特性。该延迟检测的MRC分集电路由用于选择具有最大RSSI的接收支路的比较电路,选择器,基带电路比如同步电路等组成,当利用最大RSSI来调整接收支路中的比特同步时,产生一个再生的时钟,MRC分集电路部分实际上利用再生的时钟来合成。(*该技术在2017年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】
一种延迟检测的MRC分集电路,它利用所需的比特同步定时合成,然后解调由多个接收支路接收的信号,包括:检测具有最大RSSI(接收场强)的接收支路的装置;在用比特同步调整由所说接收支路接收的所说信号时再生时钟的装置;利用所说时钟的同 步定时来合成,然后解调由所说多个接收支路接收的所说信号的装置。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:长岛克哉
申请(专利权)人:日本电气株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1