像素电路及其驱动方法、显示面板技术

技术编号:34534044 阅读:17 留言:0更新日期:2022-08-13 21:27
本发明专利技术公开了一种像素电路及其驱动方法、显示面板,像素电路包括驱动模块、第一存储模块、第二存储模块、数据写入模块、初始化模块和发光模块。第一存储模块连接于驱动模块的控制端和第二端之间;第二存储模块连接于驱动模块的第二端和第二电源之间;数据写入模块连接于驱动模块的控制端和数据线之间;发光模块连接于驱动模块的第一端和第一电源之间,第一电源连接发光模块的阳极。发光模块的跨压不会对驱动电流的大小产生影响,发光模块的阴极与驱动模块的第一端连接,降低第三电源的IR drop的影响,有利于提高显示亮度的均一性且写入数据电压的阶段与补偿阶段分开,数据写入时间短,利于高分辨率和高刷新率。利于高分辨率和高刷新率。利于高分辨率和高刷新率。

【技术实现步骤摘要】
像素电路及其驱动方法、显示面板


[0001]本专利技术涉及显示
,尤其涉及一种像素电路及其驱动方法、显示面板。

技术介绍

[0002]发光二极管显示面板因具有高画质、省电、机身薄及应用范围广等优点,而被广泛的应用于手机、电视、数字相机、笔记本电脑、台式计算机等各种消费性电子产品,成为显示面板中的主流。
[0003]显示面板具备多个像素电路,像素电路用于驱动发光二极管发光,发光二极管的驱动电流通过传输线会产生压降(IR Drop),影响像素电路产生的驱动电流大小,由于IR drop以及发光二极管跨压的影响,在相同灰阶电压下,发光二极管的驱动电流会不同,造成显示不均。

技术实现思路

[0004]本专利技术提供了一种像素电路及其驱动方法、显示面板,以实现驱动晶体管的阈值电压的补偿并降低IR drop的影响,提高显示的均一性。
[0005]根据本专利技术的一方面,提供了一种像素电路,包括:驱动模块、第一存储模块、第二存储模块、数据写入模块、初始化模块和发光模块;
[0006]所述初始化模块用对所述驱动模块的控制端和/或第一端进行初始化;
[0007]所述第一存储模块连接于所述驱动模块的控制端和第二端之间;所述第二存储模块连接于所述驱动模块的第二端和第二电源之间;
[0008]所述数据写入模块连接于所述驱动模块的控制端和数据线之间,用于向所述驱动模块的控制端传输所述数据线输出的数据电压;
[0009]所述发光模块连接于所述驱动模块的第一端和第一电源之间,所述发光模块包括阳极和阴极,所述第一电源连接所述发光模块的阳极。
[0010]可选的,所述像素电路,还包括发光控制模块;
[0011]所述发光控制模块连接第三电源,所述发光控制模块用于控制所述第一电源和所述第三电源之间的路径的连通或者断开,以在所述路径连通时控制所述发光模块发光。
[0012]可选的,所述发光控制模块包括第一发光控制模块,所述第一发光控制模块连接于所述驱动模块的第二端和第三电源之间;所述第一电源的电压大于所述第三电源的电压;
[0013]优选地,所述第二电源和所述第三电源为同一电源。
[0014]可选的,所述驱动模块包括第一晶体管,所述第一存储模块包括第一存储电容,所述第二存储模块包括第二存储电容,所述数据写入模块包括第二晶体管,所述第一发光控制模块包括第三晶体管;
[0015]所述第二晶体管的第一极与所述数据线电连接,所述第二晶体管的第二极与所述第一晶体管的栅极电连接,所述第二晶体管的栅极与第一扫描线电连接;
[0016]所述第三晶体管的第一极与所述第三电源电连接,所述第三晶体管的第二极与所述第一晶体管的第二极电连接,所述第三晶体管的栅极与发光控制信号线电连接;
[0017]所述第一存储电容的第一端与所述第一晶体管的栅极电连接,所述第一存储电容的第二端与所述第一晶体管的第二极电连接,所述第二存储电容的第一端与所述第一存储电容的第二端电连接,所述第二存储电容的第二端与所述第二电源电连接。
[0018]可选的,所述发光控制模块还包括第二发光控制模块,所述发光模块的阴极通过所述第二发光控制模块连接所述驱动模块的第一端。
[0019]可选的,所述第二发光控制模块包括第四晶体管;
[0020]所述第四晶体管的第一极与所述发光模块的阴极电连接,所述第四晶体管的第二极与所述驱动模块的第一端电连接,所述第四晶体管的栅极与发光控制信号线电连接。
[0021]可选的,所述初始化模块包括第一初始化模块和第二初始化模块;所述第一初始化模块连接于第四电源与所述驱动模块的控制端之间,所述第二初始化模块连接于第五电源与所述驱动模块的第一端之间。
[0022]可选的,所述第一初始化模块包括第五晶体管,所述第二初始化模块包括第六晶体管;
[0023]所述第五晶体管的第一极与所述第四电源电连接,所述第五晶体管的第二极与所述驱动模块的控制端电连接,所述第五晶体管的栅极与第二扫描线电连接;
[0024]所述第六晶体管的第一极与第五电源电连接,所述第六晶体管的第二极与所述驱动模块的第一端电连接,所述第六晶体管的栅极与所述第二扫描线电连接;
[0025]优选地,所述第四电源与所述第二电源为同一电源;
[0026]优选地,所述第五电源与所述第二电源为同一电源。
[0027]根据本专利技术的另一方面,提供了一种像素电路的驱动方法,所述像素电路包括驱动模块、第一存储模块、第二存储模块、数据写入模块、初始化模块和发光模块,所述像素电路的驱动方法包括初始化阶段、补偿阶段、数据写入阶段和发光阶段;
[0028]在所述初始化阶段,所述初始化模块对驱动模块的控制端和第一端进行初始化;
[0029]在补偿阶段,所述驱动模块的第一端的电压向所述第一存储模块和所述第二存储模块充电,对所述驱动模块进行阈值补偿;
[0030]在所述数据写入阶段,所述数据写入模块对所述驱动模块的控制端传输数据电压;
[0031]在所述发光阶段,所述驱动模块响应其控制端和第二端的电压产生驱动电流以驱动所述发光模块发光。
[0032]根据本专利技术的另一方面,提供了一种显示面板,包括上述任一项所述的像素电路。
[0033]本专利技术实施例提供了一种像素电路及其驱动方法、显示面板,像素电路包括驱动模块、第一存储模块、第二存储模块、数据写入模块、初始化模块和发光模块。初始化模块用对驱动模块的控制端和第一端进行初始化,第一存储模块连接于驱动模块的控制端和第二端之间;第二存储模块连接于驱动模块的第二端和第二电源之间;数据写入模块连接于驱动模块的控制端和数据线之间,用于向驱动模块的控制端传输数据线输出的数据电压;发光模块连接于驱动模块的第一端和第一电源之间,发光模块包括阳极和阴极,第一电源连接发光模块的阳极。本专利技术实施例提供的像素电路,在发光阶段,驱动电流的大小仅与驱动
模块的控制端和第二端的电压有关,而发光模块连接于第一电源和驱动模块的第一端之间,发光模块的跨压不会对驱动电流的大小产生影响,改善因发光模块的跨压造成显示亮度不均的问题。同时,发光模块的阴极与驱动模块的第一端连接,而不是与提供低电压的电源连接,降低电源传输时的IR drop的影响,有利于提高显示亮度的均一性。且数据写入阶段和补偿阶段分开,阈值电压的补偿较为充分,数据写入时间短,利于高分辨率及高刷新率。
[0034]应当理解,本部分所描述的内容并非旨在标识本专利技术的实施例的关键或重要特征,也不用于限制本专利技术的范围。本专利技术的其它特征将通过以下的说明书而变得容易理解。
附图说明
[0035]为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0036]图1是本专利技术实施例提供的一本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:驱动模块、第一存储模块、第二存储模块、数据写入模块、初始化模块和发光模块;所述初始化模块用对所述驱动模块的控制端和/或第一端进行初始化;所述第一存储模块连接于所述驱动模块的控制端和第二端之间;所述第二存储模块连接于所述驱动模块的第二端和第二电源之间;所述数据写入模块连接于所述驱动模块的控制端和数据线之间,用于向所述驱动模块的控制端传输所述数据线输出的数据电压;所述发光模块连接于所述驱动模块的第一端和第一电源之间,所述发光模块包括阳极和阴极,所述第一电源连接所述发光模块的阳极。2.根据权利要求1所述的像素电路,其特征在于,还包括发光控制模块;所述发光控制模块连接第三电源,所述发光控制模块用于控制所述第一电源和所述第三电源之间的路径的连通或者断开,以在所述路径连通时控制所述发光模块发光。3.根据权利要求2所述的像素电路,其特征在于,所述发光控制模块包括第一发光控制模块,所述第一发光控制模块连接于所述驱动模块的第二端和第三电源之间;所述第一电源的电压大于所述第三电源的电压;优选地,所述第二电源和所述第三电源为同一电源。4.根据权利要求3所述的像素电路,其特征在于,所述驱动模块包括第一晶体管,所述第一存储模块包括第一存储电容,所述第二存储模块包括第二存储电容,所述数据写入模块包括第二晶体管,所述第一发光控制模块包括第三晶体管;所述第二晶体管的第一极与所述数据线电连接,所述第二晶体管的第二极与所述第一晶体管的栅极电连接,所述第二晶体管的栅极与第一扫描线电连接;所述第三晶体管的第一极与所述第三电源电连接,所述第三晶体管的第二极与所述第一晶体管的第二极电连接,所述第三晶体管的栅极与发光控制信号线电连接;所述第一存储电容的第一端与所述第一晶体管的栅极电连接,所述第一存储电容的第二端与所述第一晶体管的第二极电连接,所述第二存储电容的第一端与所述第一存储电容的第二端电连接,所述第二存储电容的第二端与所述第二电源电连接。5.根据权利要求3所述的像素电路,其特征在于,所述发光控制模块...

【专利技术属性】
技术研发人员:郭恩卿盖翠丽李俊峰
申请(专利权)人:云谷固安科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1