像素电路、像素驱动方法及显示装置制造方法及图纸

技术编号:34532988 阅读:24 留言:0更新日期:2022-08-13 21:26
本公开涉及一种像素电路、像素电路驱动方法及显示装置。像素电路包括发光元件、电容结构、驱动晶体管及第一至第四开关元件,所述第一开关元件用于响应第一扫描信号,以将用于提供数据信号的数据线与所述电容结构的第一端连接;所述第二开关元件用于响应第二扫描信号,以将所述驱动晶体管的第一端分别与所述驱动晶体管的控制端及所述电容结构的第二端连接;所述第三开关元件用于响应第三扫描信号,以将所述驱动晶体管的第二端与所述发光元件的第一端连接;所述第四开关元件用于响应第四扫描信号,以将第一电源信号端与所述驱动晶体管的第一端连接。本申请能够对驱动晶体管的阈值电压进行补偿,从而提高显示均匀性。从而提高显示均匀性。从而提高显示均匀性。

【技术实现步骤摘要】
像素电路、像素驱动方法及显示装置


[0001]本申请属于显示
,具体涉及一种像素电路、像素驱动方法及显示装置。

技术介绍

[0002]目前,在OLED显示器面板中,其像素电路受到工艺等原因影响,驱动发光元件发光的驱动晶体管的特性存在差异,驱动晶体管的阈值电压存在漂移,从而使得OLED显示器出现显示不均匀的情况。

技术实现思路

[0003]本公开的目的在于提供一种像素电路、像素电路驱动方法及显示装置,能够对驱动晶体管的阈值电压进行补偿,从而提高显示均匀性。
[0004]本公开第一方面公开了一种像素电路,包括发光元件、电容结构、驱动晶体管、第一开关元件、第二开关元件、第三开关元件及第四开关元件,
[0005]所述第一开关元件用于响应第一扫描信号,以将用于提供数据信号的数据线与所述电容结构的第一端连接;
[0006]所述第二开关元件用于响应第二扫描信号,以将所述驱动晶体管的第一端分别与所述驱动晶体管的控制端及所述电容结构的第二端连接;
[0007]所述第三开关元件用于响应第三扫描信号,以将所述驱动晶体管的第二端与所述发光元件的第一端连接;
[0008]所述第四开关元件用于响应第四扫描信号,以将第一电源信号端与所述驱动晶体管的第一端连接;
[0009]所述发光元件的第二端与所述驱动晶体管的第二端连接,所述发光元件的第一端连接第二电源信号端。
[0010]在本公开的一种示范性实施例中,
[0011]所述像素电路还包括第五开关元件,所述第五开关元件用于响应第五扫描信号,以将所述驱动晶体管的第二端和所述发光元件的第二端连接。
[0012]在本公开的一种示范性实施例中,
[0013]所述第一至第五开关元件分别对应包括第一至第五晶体管;其中,
[0014]所述第一晶体管的控制端连接用于提供所述第一扫描信号的第一扫描信号线,所述第一晶体管的第一端连接所述数据线,所述第一晶体管的第二端与所述电容结构的第一端连接;
[0015]所述第二晶体管的控制端连接用于提供所述第二扫描信号的第二扫描信号线,所述第二晶体管的第一端连接第一节点,所述第二晶体管的第二端连接第二节点;
[0016]所述第三晶体管的控制端连接用于提供所述第三扫描信号的第三扫描信号线,所述第三晶体管的第一端连接所述驱动晶体管的第二端,所述第三晶体管的第二端连接所述发光元件的第一端;
[0017]所述第四晶体管的控制端连接用于提供所述第四扫描信号的第四扫描信号线,所述第四晶体管的第一端连接所述第一电源信号端,所述第四晶体管的第二端连接所述第二节点;
[0018]所述第五晶体管的控制端连接用于提供所述第五扫描信号的第五扫描信号线,所述第五晶体管的第一端连接所述驱动晶体管的第二端,所述第五晶体管的第二端连接所述发光元件的第二端。
[0019]所述驱动晶体管的控制端和所述电容结构的第二端均与所述第一节点连接,所述驱动晶体管的第一端连接所述第二节点。
[0020]在本公开的一种示范性实施例中,
[0021]所述驱动晶体管及所述第一晶体管至所述第五晶体管均为N型薄膜晶体管;
[0022]其中,所述第一电源信号端提供的第一电源信号为直流高电平信号,所述第二电源信号端提供的第二电源信号为直流低电平信号。
[0023]在本公开的一种示范性实施例中,所述像素电路还包括电压比较器、与门电路及限流电阻;
[0024]所述电压比较器的第一输入端连接用于提供参考信号的参考信号端,所述电压比较器的第二输入端与所述限流电阻的第一端连接,所述电压比较器的输出端连接所述与门电路的第一输入端,所述限流电阻的第二端连接所述驱动晶体管的第二端;
[0025]所述与门电路的第二输入端与所述第四扫描信号线连接,所述与门电路的输出端与所述第四晶体管的控制端连接。
[0026]在本公开的一种示范性实施例中,
[0027]所述第一扫描信号由第N行扫描信号线提供,所述第二扫描信号由第N+1行扫描信号线提供,所述第三扫描信号由第N+2行扫描信号线提供,所述第四扫描信号由第N+3行扫描信号线提供,所述第五扫描信号由第N+4行扫描信号线提供,其中,N为大于或等于1的正整数;其中,
[0028]所述像素电路的扫描方向为从第1行至最后一行。
[0029]本公开第二方面公开了一种像素驱动方法,用于驱动所述的像素电路,所述像素驱动方法包括:
[0030]在第一阶段,利用所述第一扫描信号、第二扫描信号、第四扫描信号打开所述第一开关元件、第二开关元件和第四开关元件,同时,利用所述第三扫描信号关闭所述第三开关元件;
[0031]在第二阶段,利用所述第一扫描信号、第二扫描信号、第三扫描信号打开所述第一开关元件、第二开关元件、第三开关元件,同时,利用所述第四扫描信号关闭所述第四开关元件;
[0032]在第三阶段,利用所述第一扫描信号打开所述第一开关元件,同时,利用所述第二扫描信号、第三扫描信号及第四扫描信号关闭所述第二开关元件、第三开关元件及第四开关元件;
[0033]在第四阶段,利用所述第四扫描信号打开所述第四开关元件,同时,利用所述第一扫描信号、第二扫描信号、第三扫描信号关闭所述第一开关元件、第二开关元件及第三开关元件。
[0034]在本公开的一种示范性实施例中,所述像素电路还包括第五开关元件,所述第五开关元件用于响应第五扫描信号,以将所述驱动晶体管的第二端和所述发光元件的第二端连接;
[0035]在所述第一阶段至所述第三阶段,利用所述第五扫描信号关闭所述第五开关元件;
[0036]在所述第四阶段,利用所述第五扫描信号打开所述第五开关元件。
[0037]在本公开的一种示范性实施例中,所述第一电源信号端提供的第一电源信号为直流高电平信号,所述第二电源信号端提供的第二电源信号为直流低电平信号;其中,
[0038]在所述第一阶段,所述第一扫描信号、第二扫描信号及第四扫描信号为高电平,所述第三扫描信号、所述第五扫描信号及所述数据信号为低电平;
[0039]在所述第二阶段,所述第一扫描信号、第二扫描信号及第三扫描信号为高电平,所述第四扫描信号、第五扫描信号及数据信号为低电平;
[0040]在所述第三阶段,所述第一扫描信号及数据信号为高电平,所述第二扫描信号、第三扫描信号、第四扫描信号及第五扫描信号为低电平;
[0041]在所述第四阶段,所述数据信号、第四扫描信号及第五扫描信号为高电平,所述第一扫描信号、第二扫描信号及第三扫描信号为低电平。
[0042]本公开第三方面还公开了一种显示装置,包括像素单元和所述的像素电路,所述像素电路与所述像素单元一一对应。
[0043]本申请方案具有以下有益效果:
[0044]本公开方案的像素电路、像素电路驱动方法及显示装置,可用于实现像素补偿。该像素电路可包括发光元件、电容结构、驱动晶体管及第一至第四开关元件,通过扫描本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,包括发光元件、电容结构、驱动晶体管、第一开关元件、第二开关元件、第三开关元件及第四开关元件,其特征在于,所述第一开关元件用于响应第一扫描信号,以将用于提供数据信号的数据线与所述电容结构的第一端连接;所述第二开关元件用于响应第二扫描信号,以将所述驱动晶体管的第一端分别与所述驱动晶体管的控制端及所述电容结构的第二端连接;所述第三开关元件用于响应第三扫描信号,以将所述驱动晶体管的第二端与所述发光元件的第一端连接;所述第四开关元件用于响应第四扫描信号,以将第一电源信号端与所述驱动晶体管的第一端连接;所述发光元件的第二端与所述驱动晶体管的第二端连接,所述发光元件的第一端连接第二电源信号端。2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第五开关元件,所述第五开关元件用于响应第五扫描信号,以将所述驱动晶体管的第二端和所述发光元件的第二端连接。3.根据权利要求2所述的像素电路,其特征在于,所述第一至第五开关元件分别对应包括第一至第五晶体管;其中,所述第一晶体管的控制端连接用于提供所述第一扫描信号的第一扫描信号线,所述第一晶体管的第一端连接所述数据线,所述第一晶体管的第二端与所述电容结构的第一端连接;所述第二晶体管的控制端连接用于提供所述第二扫描信号的第二扫描信号线,所述第二晶体管的第一端连接第一节点,所述第二晶体管的第二端连接第二节点;所述第三晶体管的控制端连接用于提供所述第三扫描信号的第三扫描信号线,所述第三晶体管的第一端连接所述驱动晶体管的第二端,所述第三晶体管的第二端连接所述发光元件的第一端;所述第四晶体管的控制端连接用于提供所述第四扫描信号的第四扫描信号线,所述第四晶体管的第一端连接所述第一电源信号端,所述第四晶体管的第二端连接所述第二节点;所述第五晶体管的控制端连接用于提供所述第五扫描信号的第五扫描信号线,所述第五晶体管的第一端连接所述驱动晶体管的第二端,所述第五晶体管的第二端连接所述发光元件的第二端。所述驱动晶体管的控制端和所述电容结构的第二端均与所述第一节点连接,所述驱动晶体管的第一端连接所述第二节点。4.根据权利要求3所述的像素电路,其特征在于,所述驱动晶体管及所述第一晶体管至所述第五晶体管均为N型薄膜晶体管;其中,所述第一电源信号端提供的第一电源信号为直流高电平信号,所述第二电源信号端提供的第二电源信号为直流低电平信号。5.根据权利要求3所述的像素电路,其特征在于,所述像素电路还包括电压比较器、与门电路及限流电阻;
所述电压比较器的第一输入端连接用于提供参考信号的参考信号端,所述电压比较器的第二输入端与所述限流电阻的第一端连接,所述电压比较器的输出端连接所述与门电路的第一输入端,所述限流电阻的第二端连接所述驱动晶体管的第二端;所述与门电...

【专利技术属性】
技术研发人员:周仁杰袁海江
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1