一种监控VR芯片异常状态的方法、装置以及介质制造方法及图纸

技术编号:34475435 阅读:24 留言:0更新日期:2022-08-10 08:50
本申请公开了一种监控VR芯片异常状态的方法、装置以及介质,应用于电子电路领域。该方法通过监控Power Enable和PWRGD的电平状态来确定VR芯片异常掉电的情况。在触发启动条件后,启动异常掉电确认机制以避免对VR芯片的异常掉电进行误记录;其中,启动条件包括监控到Power Enable变为低电平和/或监控到在Power Enable为高电平的情况下,PWRGD变为低电平;而异常掉电确认机制用于加快主板的放电速度和/或确认VR芯片的掉电是否为异常掉电;最后根据异常掉电机制的结果对VR芯片的异常掉电进行记录,本申请提供的方法可以避免对异常掉电的误记录。误记录。误记录。

【技术实现步骤摘要】
一种监控VR芯片异常状态的方法、装置以及介质


[0001]本申请涉及电子电路领域,特别是涉及一种监控VR芯片异常状态的方法、装置以及介质。

技术介绍

[0002]服务器在运行过程中,需要电源给服务器中的各设备进行供电,但服务器中不同的设备所需要的电压不一样,所以,需要调压器(Voltage Regulator,VR)芯片来实现电压调节,VR芯片的稳定工作对服务器的正常运行至关重要。一旦VR芯片出现异常,可能会出现服务器无法正常运行,甚至服务器中的主板烧坏的情况。所以,针对VR芯片工作状态进行实时监控,对服务器的安全性来说,是十分必要的。一般通过主板中的复杂可编程逻辑器件(Complex Programmable Logic Device,CPLD)实现对VR芯片的实时监控,因为CPLD负责完成服务器中主板的上电、下电时序处理,当VR芯片出现异常时,CPLD可在第一时间完成侦测。Power Enable为CPLD发送给VR芯片工作的使能信号;PWRGD则是用于表征VR芯片是否完成电压建立的信号,若PWRGD为高电平,则表征电压建立完成,若PWRG本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种监控VR芯片异常状态的方法,其特征在于,包括:监控Power Enable和PWRGD的电平状态;在触发启动条件后,启动异常掉电确认机制以避免对所述VR芯片的异常掉电进行误记录;其中,所述启动条件包括监控到所述Power Enable变为低电平和/或监控到在所述Power Enable为高电平的情况下,所述PWRGD变为低电平;所述异常掉电确认机制用于加快主板的放电速度和/或确认所述VR芯片的掉电是否为异常掉电;根据所述异常掉电机制的结果对所述VR芯片的异常掉电进行记录。2.根据权利要求1所述的监控VR芯片异常状态的方法,其特征在于,所述在触发启动条件后,启动异常掉电确认机制以避免对所述VR芯片的异常掉电进行误记录包括:在监控到所述Power Enable变为低电平后,控制所述VR芯片接地用于加快所述主板的放电速度。3.根据权利要求1所述的监控VR芯片异常状态的方法,其特征在于,所述在触发启动条件后,启动异常掉电确认机制以避免对所述VR芯片的异常掉电进行误记录包括:在监控到在所述Power Enable为高电平的情况下,所述PWRGD变为低电平,则启动所述异常掉电确认机制用于确认所述VR芯片的掉电是否为异常掉电;所述异常掉电确认机制包括:至所述PWRGD变为低电平起的预设时间段内对所述PWRGD进行监控;所述根据所述异常掉电机制的结果对所述VR芯片的异常掉电进行记录包括:判断所述预设时间段内所述PWRGD是否变为高电平;若是,则判定所述VR芯片的掉电不是异常掉电;若否,则判定所述VR芯片的掉电是异常掉电,并记录所述VR芯片的异常掉电。4.根据权利要求2所述的监控VR芯片异常状态的方法,其特征在于,所述VR芯片通过MOS管接地;所述在监控到所述Power Enable变为低电平后,控制所述VR芯片接地用于加快所述主板的放电速度包括:在监控到所述Power Enable变为低电平后,控制所述MOS管导通。5.根据权利要求3所述的监控VR芯片异常状态的方法,其特征在于,所述在...

【专利技术属性】
技术研发人员:王连香
申请(专利权)人:苏州浪潮智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1