数据接收电路和方法技术

技术编号:3447230 阅读:159 留言:0更新日期:2012-04-11 18:40
相位监测单元6相对于去填充单元2中的缓冲存储器4监测写和读定时,并将一个计数值送到系统控制单元9。系统控制单元9判断是否存在滑动故障。如果存在滑动故障,系统控制单元9控制时钟开关8立即使再定时时钟信号切换为DPLL时钟信号,从而避免低速传输数据“停止”状态。这样,在主时钟信号中发生故障的情况下,就可以避免低速传输数据“停止”状态。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】
一种数据接收电路,用于从SONET/SDH(同步光学网络/同步数字系统)高速传输信号获取低速传输信号,包括:存储器装置,用于存储高速传输信号;第一时钟信号发生装置,用于通过将来自系统外部的主时钟信号频分为用于低速传输信号的时钟信号来 产生从存储器装置读出数据的第一读时钟信号的;第二时钟信号发生装置,用于通过接收在存储器装置中写数据的写时钟信号和来自基准振荡器的基准时钟信号,比较写时钟信号和第一读时钟信号的相位,并根据比较结果和来自基准振荡器的基准时钟信号来执行相位控 制,以产生第二时钟信号;选择装置,通过从第一时钟信号发生装置接收第一读时钟信号,从第二时钟信号发生装置接收第...

【技术特征摘要】
...

【专利技术属性】
技术研发人员:伊藤雅朗
申请(专利权)人:日本电气株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1