存贮经多条信道接收的符号的缓存器设备制造技术

技术编号:3438592 阅读:166 留言:0更新日期:2012-04-11 18:40
一种存贮经若干信道(如物理信道或传送信道)接收的符号的缓冲器结构。每条信道与处理(如交织)接收符号的特定时间间隔(如无线电帧周期或传输时间间隔(TTI))相关。该缓冲器结构包括缓冲器和地址发生器。缓冲器被分成若干分区,给每条被处理信道分配一个分区。各分区可作为循环缓冲器进行工作。地址发生器向分配的分区提供写符号的地址。若将缓冲器结构用于传送信道,可按有关TTI(如以TTI的递减次序)把分区分配给传送信道。对每条编码组合传送信道(CCTrCH),可将CCTrCH上的诸传送信道分配给规定从各自初始位置(如缓冲器的顶部或底部)开始沿缓冲器各自方向(如向下或向上)继续下去的分区。(*该技术在2021年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】
一种存贮经多条信道接收的符号的缓存器结构设备,其特征在于,每条信道与后来处理接收符号的特定时间间隔有关,其特征在于,所述缓存器结构包括:分为多个分区的缓存器,每条信道用一个分区,其中多个分区根据有关的时间间隔分配给多条信道;和耦接所述缓存器的地址发生器,工作时向分配的分区提供写符号的地址,其中缓存器在各最短时间间隔开始之前作划分和分配。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:许大山A阿格拉瓦尔
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1