【技术实现步骤摘要】
用于将命令传输到动态随机存取存储器的技术
[0001]相关申请的交叉引用
[0002]本申请要求于2021年2月2日提交的、序列号为63/144,971的题为“将命令传输到DRAM的技术(TECHNIQUES FOR TRANSFERRING COMMANDS TO A DRAM)”的美国临时专利申请的优先权权益。本申请进一步要求于2021年2月23日提交的、序列号为63/152,814的题为“存储器接口上的数据加扰(DATA SCRAMBLING ON A MEMORY INTERFACE)”的美国临时专利申请的优先权权益。本申请进一步要求于2021年2月23日提交的、序列号为63/152,817的题为“动态命令接口训练(DRAM COMMAND INTERFACE TRAINING)”的美国临时专利申请的优先权权益。本申请进一步要求于2021年4月26日提交的、序列号为63/179,954的题为“DRAM写训练(DRAM WRITE TRAINING)”的美国临时专利申请的优先权权益。这些相关申请的主题在此通过引用并入本文。
[0003] ...
【技术保护点】
【技术特征摘要】
1.一种用于将命令传输到内存设备的计算机实现的方法,所述方法包括:在所述内存设备的输入引脚上接收同步信号,其中所述同步信号指明第一命令的起始点;将所述内存设备同步到时钟信号输入的相对于所述同步信号的第一时钟沿;在所述第一时钟沿接收所述第一命令的第一部分;以及在所述第一时钟沿后面的所述时钟信号输入的第二时钟沿接收所述第一命令的第二部分。2.如权利要求1所述的计算机实现的方法,还包括:基于所述同步信号,在所述第一时钟沿建立第一命令起始点;以及在所述第二时钟沿后面的所述时钟信号输入的第三时钟沿建立第二命令起始点。3.如权利要求2所述的计算机实现的方法,其中所述第一命令起始点和所述第二命令起始点之间的时间段是基于指明包括所述第一部分和所述第二部分的所述第一命令的各部分的总数的命令长度。4.如权利要求3所述的计算机实现的方法,其中所述命令长度包括所述时钟信号输入的四个时钟周期。5.如权利要求1所述的计算机实现的方法,其中所述第一命令的第一部分和所述第一命令的第二部分是经由多个命令输入引脚接收的。6.如权利要求5所述的计算机实现的方法,其中所述同步信号是经由所述多个命令输入引脚中包括的第一命令输入引脚接收的。7.如权利要求1所述的计算机实现的方法,还包括:在所述第二时钟沿后面的所述时钟信号输入的第三时钟沿接收与所述第一命令相关联的一个或更多个数据位。8.如权利要求7所述的计算机实现的方法,还包括:在所述第三时钟沿接收第二命令的第一部分。9.如权利要求1所述的计算机实现的方法,其中所述第一时钟沿包括在所述同步信号的下降沿之后的所述时钟信号输入的第四上升时钟沿。10.如权利要求1所述的计算机实现的方法,其中所述同步信号是在从断电状态、复位状态或自刷新状态中的至少一个状态恢复之后接收的。1...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。