一种多通道高采样率的波形采集处理装置制造方法及图纸

技术编号:34318437 阅读:58 留言:0更新日期:2022-07-30 23:39
一种多通道高采样率的波形采集处理装置,包括:用于将波形采集的多路时钟接口、用于将采集到的波形数模转换的数模转换芯片、用于对波形进行处理的FPGA芯片和用于将处理后波形进行输出的多个同步输出接口,其中,用于将采集到的波形数模转换的数模转换芯片的输入端与用于将波形采集的多路时钟接口电连接,输出端与用于对波形进行处理的FPGA芯片电连接,用于对波形进行处理的FPGA芯片的输入端与用于将采集到的波形数模转换的数模转换芯片电连接。本发明专利技术具备多通道、高采样率和采样结果精度高等优点。度高等优点。度高等优点。

A multi-channel waveform acquisition and processing device with high sampling rate

【技术实现步骤摘要】
一种多通道高采样率的波形采集处理装置


[0001]本技术涉及波形采集领域,具体涉及一种多通道高采样率的波形采集处理装置。

技术介绍

[0002]目前对于波形时间参数的测量是依靠时间测量单元,自动根据用户设置的测量档位及测量功能模式,完成波形时间参数的测量,输出测量结果。然而,现有的波形采集还存在处理装置通道单一、采样率低,并且采样的精度不高等问题。

技术实现思路

[0003]鉴于现有技术中存在的技术缺陷和技术弊端,本技术实施例提供克服上述问题或者至少部分地解决上述问题的一种多通道高采样率的波形采集处理装置,具体方案如下:
[0004]一种多通道高采样率的波形采集处理装置,包括:用于将波形采集的多路时钟接口、用于将采集到的波形数模转换的数模转换芯片、用于对波形进行处理的FPGA芯片和用于将处理后波形进行输出的多个同步输出接口,其中,用于将采集到的波形数模转换的数模转换芯片的输入端与用于将波形采集的多路时钟接口电连接,输出端与用于对波形进行处理的FPGA芯片电连接,用于对波形进行处理的FPGA芯片的输入端与用于将采集到的波形数模转换的数模转换芯片电连接。
[0005]具体的,一种多通道高采样率的波形采集处理装置,还包括多路对外接口,多路对外接口与FPGA芯片电连接,用于与FPGA芯片进行信息交互。
[0006]具体的,多路对外接口包括12路光纤输入输出接口、1路千兆网络接口和1路LVDS通道;具体的,12路光纤输入输出接口,接口形式为3个QSFP,每路速率10Gbps;1路千兆网络接口,接口形式为RJ

45,速率1Gbps;1路LVDS通道,接口形式为J30J,包含12接收和12发送通道。
[0007]具体的,一种多通道高采样率的波形采集处理装置,还包括:背板接口,背板接口与FPGA芯片电连接,用于与FPGA芯片进行信息交互。
[0008]具体的,背板接口至少包括:Aurora高速总线、PCIE接口、LVDS信号,1路千兆网络接口、1路UART接口和1路IIC接口。
[0009]具体的,用于将波形采集的多路时钟接口至少包括:1路100MHz时钟输入接口和1路3.2GHz时钟输入接口;其中,时钟接口的接口形式为SMA,信号形式为正弦波。
[0010]具体的,用于将处理后波形进行输出的多个同步输出接口为3路同步输出接口,其中,3路同步输出接口的接口形式为SMA,信号电平LVTTL。
[0011]本技术具有以下有益效果:
[0012]本技术公开的一种多通道高采样率的波形采集处理装置,其包括:用于将波形采集的多路时钟接口、用于将采集到的波形数模转换的数模转换芯片、用于对波形进行
处理的FPGA芯片和用于将处理后波形进行输出的多个同步输出接口,其中,用于将采集到的波形数模转换的数模转换芯片的输入端与用于将波形采集的多路时钟接口电连接,输出端与用于对波形进行处理的FPGA芯片电连接,用于对波形进行处理的FPGA芯片的输入端与用于将采集到的波形数模转换的数模转换芯片电连接。本专利技术具备多通道、高采样率和采样结果精度高等优点。
附图说明
[0013]为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图;
[0014]图1为本技术实施例提供的一种多通道高采样率的波形采集处理装置的结构框图。
具体实施方式
[0015]为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
[0016]如图1所示,为本技术实施例提供的一种多通道高采样率的波形采集处理装置,包括:用于将波形采集的多路时钟接口、用于将采集到的波形数模转换的数模转换芯片、用于对波形进行处理的FPGA芯片和用于将处理后波形进行输出的多个同步输出接口,其中,用于将采集到的波形数模转换的数模转换芯片的输入端与用于将波形采集的多路时钟接口电连接,输出端与用于对波形进行处理的FPGA芯片电连接,用于对波形进行处理的FPGA芯片的输入端与用于将采集到的波形数模转换的数模转换芯片电连接。
[0017]在本实施例中,一种多通道高采样率的波形采集处理装置,还包括多路对外接口,多路对外接口与FPGA芯片电连接,用于与FPGA芯片进行信息交互。具体的,多路对外接口包括12路光纤输入输出接口、1路千兆网络接口和1路LVDS通道;具体的,12路光纤输入输出接口,接口形式为3个QSFP,每路速率10Gbps;1路千兆网络接口,接口形式为RJ

45,速率1Gbps;1路LVDS通道,接口形式为J30J,包含12接收和12发送通道。
[0018]在本实施例中,一种多通道高采样率的波形采集处理装置,还包括:背板接口,背板接口与FPGA芯片电连接,用于与FPGA芯片进行信息交互。背板接口至少包括:Aurora高速总线、PCIE接口、LVDS信号,1路千兆网络接口、1路UART接口和1路IIC接口。
[0019]在本实施例中,用于将波形采集的多路时钟接口至少包括:1路100MHz时钟输入接口和1路3.2GHz时钟输入接口;其中,时钟接口的接口形式为SMA,信号形式为正弦波。
[0020]在本实施例中,用于将处理后波形进行输出的多个同步输出接口为3路同步输出接口,其中,3路同步输出接口的接口形式为SMA,信号电平LVTTL。
[0021]本实施例公开的一种多通道高采样率的波形采集处理装置,其包括:用于将波形
采集的多路时钟接口、用于将采集到的波形数模转换的数模转换芯片、用于对波形进行处理的FPGA芯片和用于将处理后波形进行输出的多个同步输出接口,其中,用于将采集到的波形数模转换的数模转换芯片的输入端与用于将波形采集的多路时钟接口电连接,输出端与用于对波形进行处理的FPGA芯片电连接,用于对波形进行处理的FPGA芯片的输入端与用于将采集到的波形数模转换的数模转换芯片电连接。本专利技术具备多通道、高采样率和采样结果精度高等优点。
[0022]需要说明的是,锁相环和时钟分布都是现有的常规应用模块,因此,本技术不对其进行具体的改进,本技术所涉请求保护的方案是在于各个硬件设备的选取和连接关系,而本领域技术人员,在获知本申请硬件方案时,是可以毫无异议得到相应程序的,所以本申请请求保护方案中,并不涉及程序的改进。
[0023]最后应说明的是:以上各实施例仅用以说明本技术的技术方案,而非对其限制;尽管参照前述各实施例本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种多通道高采样率的波形采集处理装置,其特征在于,包括:用于将波形采集的多路时钟接口、用于将采集到的波形数模转换的数模转换芯片、用于对波形进行处理的FPGA芯片和用于将处理后波形进行输出的多个同步输出接口,其中,用于将采集到的波形数模转换的数模转换芯片的输入端与用于将波形采集的多路时钟接口电连接,输出端与用于对波形进行处理的FPGA芯片电连接,用于对波形进行处理的FPGA芯片的输入端与用于将采集到的波形数模转换的数模转换芯片电连接。2.如权利要求1所述的一种多通道高采样率的波形采集处理装置,其特征在于,还包括多路对外接口,多路对外接口与FPGA芯片电连接,用于与FPGA芯片进行信息交互。3.如权利要求1所述的一种多通道高采样率的波形采集处理装置,其特征在于,多路对外接口包括12路光纤输入输出接口、1路千兆网络接口和1路LVDS通道;具体的,12路光纤输入输出接口,接口形式为3个QSFP,每路速率10Gbps;1路千兆网络接口,接口形式为RJ
‑<...

【专利技术属性】
技术研发人员:胡成昌李阔刘晓平
申请(专利权)人:武汉卓目科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1