差动放大器、数字/模拟转换器和显示装置制造方法及图纸

技术编号:3425058 阅读:155 留言:0更新日期:2012-04-11 18:40
一种差动放大电路,包含第1差动对、第2差动对,负载电路和第1和第2电流源,其中,第1差动对的一方差动输入与基准电压连接,数据输出期间包含第1、第2期间,在第1期间,由第1、第4开关(SW1、SW4)将第1和第2输入端(T1、T2)的电压输入到第2差动对的差动输入端,第1差动对的另一方差动输入经第3开关(SW3)与输出端连接,在与第1差动对的另一方差动输入连接的电容中积蓄输出电压,在第2期间,使第1、第3、第4开关处于断开状态,第2差动对的一方差动输入经第2开关(SW2)与输出端连接,第2差动对的另一方差动输入经第5开关(SW5)与第3输入端(T3)连接。这样,可以削减解码器面积,高精度输出。

【技术实现步骤摘要】

本专利技术涉及多值输出型的差动放大器、数字/模拟转换器和显示装置
技术介绍
近年来,液晶显示器等的平板显示器正在世上被广泛普及。图22是表示根据图像信号将电平电压输出到显示单元的数据线上的数据驱动器的一般构成的图。当参照图22时,该数据驱动器构成为至少备有灰度电压发生电路920、解码器930(选择电路)和缓冲电路910。灰度电压发生电路920由连接在电源VA和电源VB之间的电阻串构成,从电阻串的各端子(抽头)输出与灰度数相应的灰度电压。解码器930,输入各灰度电压和视频数字信号,选择与视频数字信号对应的灰度电压,输出到缓冲电路910。缓冲电路910对灰度电压进行电流放大,并输出到输出端子。各缓冲电路910的输出端子与显示单元的数据线连接。在每个输出端中设置解码器930和缓冲电路910,灰度电压发生电路920为全部输出端所共有。又,输入到解码器930的视频信号,可以用经过数据寄存器和锁存器、电平移位器等(图中未画出)处理的视频数字信号。因为要求数据驱动器在许多数据线之间进行驱动的灰度电压中没有零散的情况下进行驱动,所以要求缓冲电路910具有高的输出电压精度。作为适合于这种缓冲电路的构成,已经提出了例如图23和图25所示的构成的方案(请参照后述的专利文献1、2)。图23所示的差动放大电路是备有抑制由构成电路的晶体管的元件零散引起的输出偏离的功能的偏离消除放大器,图23是表示后述的专利文献1揭示的构成的图,图24是表示图23的电路的开关的接通/断开的时序图。当参照图24的时序图时,图23所示的电路,在1个数据输出期间的期间t1中,使开关SW1、SW3接通,开关SW2断开,将输入电压Vin和输出电压Vout输入到差动对(M3、M4)的输入对,将输入电压Vin输入到差动对(M5、M6)的输入对。这时,输出电压Vout成为包含偏离电压Vf的电压(Vin+Vf),将该电压积蓄在电容元件C1中。此后,在期间t2中,使开关SW1、SW3处于断开状态,开关SW2处于接通状态,分别将输入电压Vin和积蓄在电容元件C1中的电压(Vin+Vf)输入到差动对(M3、M4)的输入对,分别将输入电压Vin和输出电压Vout输入到差动对(M5、M6)的输入对。这时,对于差动对(M3、M4),将与期间t1相同的电压输入到输入对,而差动对(M5、M6)也以保持与期间t1相同的状态的方式起作用。所以,在期间t2中的输出电压Vout成为与输入电压Vin相等的电压,是稳定的。即,图23所示的电路构成能够消除输出偏离,放大输出与输入电压相等的电压。又,图25所示的构成,变更了图23所示的构成,以将参照电压Vref输入到形成差动对的晶体管M3的栅极的方式进行变更。此外,控制图25的各开关的时序图与图24相同。图25所示的电路,在1个数据输出期间的期间t1中,使开关SW1、SW3处于接通状态,开关SW2处于断开状态,分别将输入电压Vin和参照电压Vref输入到差动对(M3、M4)的输入对,将输入电压Vin共同输入到差动对(M5、M6)的输入对。这时,输出电压Vout,对于参照电压Vref,成为包含偏离电压Vf的电压(Vref+Vf),将该电压积蓄在电容元件C1中。此后,在期间t2中,使开关SW1、SW3断开,开关SW2接通,分别将输入电压Vin和积蓄在电容元件C1中的电压(Vref+Vf)输入到差动对(M3、M4)的输入对,分别将输入电压Vin和输出电压Vout输入到差动对(M5、M6)的输入对。这时,对于差动对(M3、M4),将与期间t1相同的电压输入到输入对,差动对(M5、M6)也以保持与期间t1相同的状态的方式起作用。所以,在期间t2中的输出电压Vout成为与输入电压Vin相等的电压,是稳定的。即,图25所示的构成也能够消除输出偏离,放大输出与输入电压相等的电压。此外,通过将参照电压Vref设定在放大电路的输出电压范围的中间电压上,能够使期间t1中的输出电压Vout的电位变动量比图23的情形小。因此,能够缩短期间t1,加长进行高精度驱动的期间t2。近来,液晶显示装置正在进行多灰度化(多色化),正在实现从64个灰度(26万种颜色)增加到256个灰度(1680万种颜色),进一步1024个灰度(10亿7千万种颜色)的液晶显示装置。当这样地进行多灰度化时,存在着在图22所示的数据驱动器的构成中,需要与灰度数对应的灰度电压线数,又,用于选择灰度电压的晶体管数也增加,存在解码器面积增大的课题。对此,用图23和图25所示的偏离消除放大器,不能够解决该课题。为了解决上述课题,需要可以用少的输入电平数,输出多的输出电平数的多值输出放大器。专利文献1日本特开2001-292041号公报(第1图);专利文献2日本特开2003-168936号公报(第1图)。
技术实现思路
本专利技术要解决的课题是提供可以削减解码器面积,高精度输出的多值输出差动放大器、数字模拟转换器和显示装置。本专利技术的另一课题是提供抑制由元件零散等引起的通过率变动的多值输出差动放大器、数字模拟转换器和显示装置。本专利申请揭示的专利技术,为了解决上述课题,形成如下的概略构成。有关本专利技术的第一方面,提供一种差动放大电路,包括输入差动段和放大段,所述输入差动段包括第1和第2差动对、与所述第1和第2差动对的输出对连接的至少1个负载电路,所述放大段接受所述第1和第2差动对的共同的输出信号,对输出端子进行充电或放电驱动。向所述第1差动对的差动输入端中的一方输入端输入给定基准电压。所述差动放大电路还包括控制电路,在第1状态和第2状态之间切换控制,在所述第1状态,将所述输出端子反馈连接到所述第1差动对的差动输入端中的另一方输入端,并且在与所述第1差动对的差动输入端中的另一方输入端连接的电容中积蓄所述输出端子的电压,分别将第1和第2电压输入到所述第2差动对的差动输入端,在所述第2状态,将所述输出端子反馈连接到所述第2差动对的差动输入端中的一方输入端,将第3电压输入到所述第2差动对的差动输入端中的另一方输入端,将所述第1差动对的差动输入端中的另一方输入端与所述输出端子截断。有关本专利技术的第二方面,提供一种差动放大电路,包含第1及第2差动对、与所述第1及第2差动对共同连接的1个负载电路、和向所述第1及第2差动对分别供给电流的第1和第2电流源,根据所述第1和第2差动对的共同的输出信号实施放大作用。将给定基准电压输入到所述第1差动对的差动输入端中的一方。所述差动放大电路还包括第1、第2、第3输入端子;输出端子;第1开关,其连接在所述第1输入端子和所述第2差动对的差动输入端中的一方之间;第2开关,其连接在所述输出端子和所述第2差动对的差动输入端中的一方之间;第3开关,其连接在所述输出端子和所述第1差动对的差动输入端中的另一方之间;第4开关,其连接在所述第2输入端子和所述第2差动对的差动输入端中的另一方之间;第5开关,其连接在所述第3输入端子和所述第2差动对的差动输入端中的另一方之间;和电容,其与所述第1差动对的差动输入端中的另一方连接。有关本专利技术的第三方面,提供一种差动放大电路,包含第1及第2差动对、与所述第1及第2差动对分别连接的第1及第2负载电路、和向所述第1及第2差动对分别供给电流的第1和第2电流源,根据所述第1和第2差本文档来自技高网
...

【技术保护点】
一种差动放大电路,包括输入差动段和放大段,所述输入差动段包括第1和第2差动对、与所述第1和第2差动对的输出对连接的至少1个负载电路,所述放大段接受所述第1和第2差动对的共同的输出信号,对输出端子进行充电或放电驱动,其特征在于,向所述 第1差动对的差动输入端中的一方输入端输入给定基准电压;包括控制电路,在第1状态和第2状态之间切换控制,在所述第1状态,将所述输出端子反馈连接到所述第1差动对的差动输入端中的另一方输入端,并且在与所述第1差动对的差动输入端中的 另一方输入端连接的电容中积蓄所述输出端子的电压,分别将第1和第2电压输入到所述第2差动对的差动输入端,在所述第2状态,将所述输出端子反馈连接到所述第2差动对的差动输入端中的一方输入端,将第3电压输入到所述第2差动对的差动输入端中的另 一方输入端,将所述第1差动对的差动输入端中的另一方输入端与所述输出端子截断。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:土弘
申请(专利权)人:日本电气株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利