鉴相器制造技术

技术编号:3419662 阅读:218 留言:0更新日期:2012-04-11 18:40
鉴相器,由比较放大器和延时测量电路构成,从KW级的功率放大器输入和输出信号端接至鉴相器,所述功率放大器输入和输出信号接比较放大器的输入端,将输入和输出两路正弦信号整形为方波的比较器的输出接延时测量电路;延时测量电路采用AD8302和串接DS1023芯片构成。本实用新型专利技术是一种简单可靠的鉴相模块,已运用到大功率短波通信系统中。(*该技术在2017年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术属于无线电通信领域。尤其是涉及KW级的鉴相模块的设计。二、
技术介绍
鉴相器是对输出信号与两个输入信号之间的相位差有确定关系的电路。鉴相器 是锁相环的基本部件之一,也用于调频和调相信号的解调。鉴相器特性用ud(t)-kdf表示。式中kd为鉴相器的增益系数;6 e(t)- 6 1(t)一6 2(t),表示两个输入信号之间的相位差。函数f表示鉴相特性,它反映鉴相 器的输出电压ud(t)与相位差的关系。常见的鉴相特性有余弦型、锯齿型与三角型等。鉴相器可以分为模拟鉴相器和数字鉴相器两种。二极管平衡鉴相器是一种模拟 鉴相器,原理电路如图l。 二极管D1、 D2和C1R1、 C2R2构成两个峰值检波器。 两个输入的正弦信号ul(t)-Ulsin("t+8 1)、 u2(t)=U2sin("t+0 2)的和与差分别加 于检波二极管Dl和D2,检波后的电压差即为鉴相器的输出电压ud。当U2-Ul时,ud ^Ulcos(e 1_ 6 2)。在这种情况下,它的鉴相特性是余弦型的。KW级的鉴相电路对天线发射的效率的安全十分重要,目前未有简单可靠的鉴 相电路。三、
技术实现思路
本技术目的是提出一种KW级的鉴相模块,尤其是简单可靠的鉴相模块, 为了鉴别KW级大功率系统的输入输出信号相位差。本技术目的是这样实现的的鉴相器,包括比较放大器和延时测量电路构 成,从KW级的功率放大器输入和输出信号端接至鉴相器,所述功率放大器输入和 输出信号接比较放大器的输入端,将输入和输出两路正弦信号整形为方波的比较器 的输出接延时测量电路。先以比较器将两路正弦信号整形为方波,然后用两延时电 路分别^M路信号进行相位测量,即鉴相,延时测量电路釆用了 AD8幼2湘串接 DS1023芯片构成,并完成相位差的测量。两路信号经过AD8302芯片输出直流信号VPHS,通过这个电压值就能在 AD8302的"相位电压(V) —相位差(degree)"曲线图(见图3)上读出相应的相 位差,但是此时读出的相位差有两个,分别位于180度前后。为了唯一确定相位差, 采用了DS1023芯片。本技术比较放大器为MAX963将两路正弦信号整形为方波,然后用2块 DS1023芯片分别给两路信号进行延时补偿并测量,DS1023进行测量后输出到 74F574芯片进行放大指示,74F574的输出信号为PHS+/-,连接到一个发光二极管, 若二极管亮,说明?1{5+/—为高电平,对应相位差是180度之后那个数值;反之, 相位差即是180度之前的数值。技术的有益效果该技术是一种简单可靠的鉴相模块,已运用到 8KW大功率短波通信系统中。四、 附图说明图1是本技术鉴相器电路框图图2是AD8302高速电压反馈放大器电路图 图3是AD8302输出的电压相位图(VPHS图) 图4是计算机与U3 (DS1023)的电路图图5是DS1023进行测量后输出到74F574芯片进行放大指示电路图五具体实施方式如图l、 2、 4、 5所示,本技术设有衰减器,经衰减器再连接至鉴相器。 尤其是包括2级衰减器、AD8302鉴相和DS1023延时部分。衰减电路是为了将两路 信号(8KW的输入信号INA和输出信号INB)幅度降到6dBm,然后进入MAX963 芯片整形。第二级衰减16dB是由于AD8302的输入信号幅度为—60dBm 0dBm。 二级 衰减出来的两路信号(可以采用阻容衰减或比较电路进行有源衰减等)进入AD8302 高速电压反馈放大器,输出VMAG (幅度电平),REF/1.8V (参考电平1.8V)和VPHS (相位电平)。如图2所示。从AD8302输出的VPHS在图3上可以看出,AD8302 输出的每个VPHS值,都对应了横坐标上两个相位差值,分别在I80度前后。为了唯 一确定这个值,采用了 MAX963和DS1023 ( 8位可编程延迟线)延时。由MAX963、 DS1023和74F574等构成的大于或小于180°判别电路来实现。一级衰减后的两路幅度为6dBm的正弦信号经过MAX963比较放大器后,整形 为方波信号。为了弥补信号在线路传输和整形过程中的延时,这里用DS1023对 MAX963 (比较器)输出的方波信号进行了延时测量处理。先对INB对应的方波信号 固定延时,即对图4中U6 (DS1023)通过上拉电阻和接地送固定码,比如1 00000 0 0,此时信号通过IJ^就会有48.5ns (128*0.25+16.5)的延时。而INA对应的那路方波信号,则通过计算机并口对(DS1023)送码延时。比如20M时,送码为M,此时发光二极管D1不亮,加大M值,直到D1突然亮,记下这个数据。通过图3可以看到,这个数据即对应180度这个分界点。在各个频率重复上述步骤,记下D1变化时的数据。实际使用时,先对需编程的DS1023送该频率对应的补偿数据,然后根据AD8302 输出的VPHS值在图3上找出对应两个相位差值,如果Dl亮那么取180度后的数值, 反之就取180前的数值。电路详见图4和图5。权利要求1、鉴相器,其特征是由比较放大器和延时测量电路构成,从KW级的功率放大器输入和输出信号端接至鉴相器,所述功率放大器输入和输出信号接比较放大器的输入端,将输入和输出两路正弦信号整形为方波的比较器的输出接延时测量电路;延时测量电路采用AD8302和串接DS1023芯片构成。2、 根据权利要求1所述的鉴相器,其特征是比较器是MAX963芯片。3、 根据权利要求2所述的鉴相器,其特征是设有衰减器,经衰减器再连接至鉴 相器。4、 根据权利要求2所述的鉴相器,其特征是设有74F574芯片,MAX963将两路 正弦信号整形为方波后,用2块DS1023芯片接两路正弦信号整形后的信号,DS1023 输出连接74F574芯片。专利摘要鉴相器,由比较放大器和延时测量电路构成,从KW级的功率放大器输入和输出信号端接至鉴相器,所述功率放大器输入和输出信号接比较放大器的输入端,将输入和输出两路正弦信号整形为方波的比较器的输出接延时测量电路;延时测量电路采用AD8302和串接DS1023芯片构成。本技术是一种简单可靠的鉴相模块,已运用到大功率短波通信系统中。文档编号H03L7/08GK201130924SQ20072004205公开日2008年10月8日 申请日期2007年12月5日 优先权日2007年12月5日专利技术者华 邱, 陈文华 申请人:熊猫电子集团有限公司;南京熊猫电子股份有限公司;南京熊猫汉达科技有限公司本文档来自技高网...

【技术保护点】
鉴相器,其特征是由比较放大器和延时测量电路构成,从KW级的功率放大器输入和输出信号端接至鉴相器,所述功率放大器输入和输出信号接比较放大器的输入端,将输入和输出两路正弦信号整形为方波的比较器的输出接延时测量电路;延时测量电路采用AD8302和串接DS1023芯片构成。

【技术特征摘要】

【专利技术属性】
技术研发人员:陈文华邱华
申请(专利权)人:熊猫电子集团有限公司南京熊猫电子股份有限公司南京熊猫汉达科技有限公司
类型:实用新型
国别省市:84[中国|南京]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1