锁相环同步电路和方法技术

技术编号:3419574 阅读:182 留言:0更新日期:2012-04-11 18:40
一种用于锁相环(PLL)的相位同步电路,响应一个基准频率信号,产生一个输出频率信号,该输出频率信号和基准频率信号的特性是频率和相位,基准频率信号的频率被分频,产生一个分频的基准频率信号,输出频率信号被分频,产生一个反馈信号,一个相位误差指明了基准频率信号的相位与输出频率信号的相位差,该锁相环工作,响应相位误差的周期性指示,减小此相位误差,锁相环响应一个请求信号,具有第一状态和第二状态,该请求信号的出现在时间上不与相位误差的周期性指示同步,其特征在于,该锁相环的相位同步电路包括: 一个锁相环状态控制电路,被耦合用以接收请求信号、相位误差周期性指示和第一复位信号,在其工作时产生一个置位信号和一个锁相环状态控制信号; 一个信号检测器,被耦合用以接收请求信号、输出频率信号、基准频率信号和置位信号,在其工作时产生第二和第三复位信号; 一个定时控制电路,被耦合用以接收第二和第三复位信号以及置位信号,在其工作时产生第一和第二定时信号; 一个复位电路,被耦合用以接收请求信号及第一和第二定时信号,在其工作时产生第一复位信号; 一个逻辑电路,被耦合用以接收第一和第二定时信号、分频的基准频率信号和反馈信号,在其工作时产生同步的分频基准频率信号和同步的反馈信号。(*该技术在2014年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】

【技术特征摘要】

【专利技术属性】
技术研发人员:杰尼·汉·科西克斯蒂芬·F·吉尔利格
申请(专利权)人:摩托罗拉公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1