【技术实现步骤摘要】
本专利技术涉及一种锁相环路(Phase Lock Loop,PLL),尤其涉及一种可增快锁相速度的锁相环路。
技术介绍
锁相环路主要是一种使所产生的信号的相位与频率固定于某一基准的电路,它普遍地使用于无线通讯系统中。当接收器接收数据信号之后,锁相环路用于产生将该数据信号进行译码时所需的时钟脉冲信号。该时钟脉冲信号的频率与相位对于能否成功地将该数据信号译码出来,影响极大。因此,如果能够在开始进行锁相时,就快速地减少数据信号与时钟脉冲信号间的相位差(phase error),一定能够有效地加快数据信号的译码速度。图1是说明传统的锁相环路的方框图。锁相环路100用于接收数据信号DATA。数据信号DATA经反相器102(1)与102(2)之后,产生数据信号DATAX。数据信号DATAX与时钟脉冲信号CLKX同时输入到相位检测器(phasedetector)104,用于检测数据信号DATAX与时钟脉冲信号CLKX的相位差,并输出一个上升脉冲信号UP与一个下降脉冲信号DN到充电泵(chargepump)106。充电泵106根据上升脉冲信号UP与下降脉冲信号DN的脉冲宽度( ...
【技术保护点】
一种锁相环路,用于接收数据信号并产生时钟脉冲信号,该锁相环路包括:相位检测器,用于接收所述数据信号与所述时钟脉冲信号,并根据所述数据信号与所述时钟脉冲信号的相位差,输出检测器输出信号;环路滤波器,用于根据所述检测器输出信号产生电压值 ;电压控制振荡器及多相位产生器,用于产生N个频率相同、相位不同的相位时钟脉冲信号,其中,第i+1个相位时钟脉冲信号的相位超前于第i个相位时钟脉冲信号的相位,而所述N个相位时钟脉冲信号的频率对应于所述电压值,0≤i<N-1,N、i为整数; 转换检测器,用于接收所述N个相位时钟脉冲信号、所述数据信号与所述时钟脉冲信号,并产生数据 ...
【技术特征摘要】
【专利技术属性】
技术研发人员:徐哲祥,陈志成,
申请(专利权)人:联发科技股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。