断电复位系统技术方案

技术编号:3413156 阅读:230 留言:0更新日期:2012-04-11 18:40
断电复位电路包括基准电压和电流发生器,以发生基本上与使用温度范围内的温度变化无关的基准电压和基准电流;延迟/截止电路;过压和欠压检测器和输出逻辑电路。该电路检测供电电压源(+VDD)的电压电平何时超出预定界限。与硅带隙电压相关的基准电压同每个电压检测器的比较器的第一输入端相连。从硅带隙电压所获得的基准电流同每个检测器的电流源相连。(*该技术在2015年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及用于集成电路(IC)的断电复位系统,其决定何时电压源的输出电压超出用于IC工作的预定高电平和低电平。许多集成电路(IC)借助于一电压源来工作,而电压源的输出处于一额定电平(即+VDD)上,该额定电平在IC不能正常工作之前能允许仅在预选的限制(即一个电压范围)内变化。断电复位电路被用于监视+VDD的电平并且当+VDD的电平从电压范围的上限或下限超出预定电压范围时提供一个信号。通常,+VDD被用于给IC和断电复位电路供电。一种典型的断电复位电路使用电压发生器以发出基准电压,即Vbg(硅带隙电压)和VIbg(与带隙电流对应的基准电压),基准电压作为给过压和欠压检测器的输入,每个检测器都有一个把Vbg同所衰减的+VDD进行比较的比较器电路。通常,在使用温度范围内Vbg在电压上基本上是恒定的。VIbg通常同每个电压检测器的电流源的控制端相连接。VIbg的特征是使由电流源所产生的电流在使用温度范围内基本上恒定。每个检测器把Vbg的电压电平同+VDD的实际电平的衰减电平的电压电平进行比较。如果+VDD的电平高于一预定的高电平(+Vhigh),过压检测器就提供一个指示该情况的输出信号。如果+VDD的电平低于一预定的低电平(+Vlow),欠压检测器就提供一个指示该情况的输出信号。同过和欠压检测器的输出相连的输出逻辑电路发出一个输出信号,该信号指示+VDD的电压电平是在预定的电压电平限制(+Vhigh至+Vlow)内还是在其外。目前所碰到的问题是例如,在基准电压(Vbg)稳定之前由于比较器变得灵敏在供电增加时发生错误触发,在正常工作期间由于噪声的频率突增而发生错误触发,以及在基准电压已经失效之后在低+VDD处的正常工作错误指示。这就要求提供一种减少上述问题的通电复位电路。从一个方面看,本专利技术是针对用于检测电压源的电压电平是否超出预定电压电平的电路。该电路包括基准电压发生器装置;延迟/截止装置;和电压检测器装置。基准电压发生器分别在第一和第二输出上发生第一和第二基准电压。具有一个同基准电压发生器装置的第二输出相连的输入端和一个输出端的延迟/截止装置在预定延迟之后在该延迟/截止装置的输出端上产生第三基准电压,并且,若电压源的电压电平低于最小电平时在该延迟/截止装置的输出端上产生一个截止输出信号。电压检测器装置具有同基准电压发生器装置的第一输出端相连的第一输入端、同延迟/截止装置的输出端相连的第二输入端和可通过电压转换器网络同电压源相连的第三输入端,该装置检测电压源的电压电平是否在预定电压电平之内并且在其输出端上产生一个信号以指示电压源的电压电平是在预定电压电平之内还是之外,并且当电压源的电压电平低于最小电平时被阻塞。从另一方面看,本专利技术是针对用于检测电压源的电压电平是否超出预定电压电平的电路。该电路包括基准电压发生器装置和电压检测器装置。基准电压发生器装置分别在第一和第二输出端上产生第一和第二基准电压。电压检测器装置具有分别同基准电压发生器装置的第一和第二输出端相连的第一和第二输入端以及可通过电压转换器网络同电压源相连的第三输入端,该装置检测电压源的电压电平是否在预定电压电平之内并且在其输出端上产生一个信号以指示电压源的电压电平是在预定电平之内还是之外。电压检测器装置进一步包括滞后装置,其具有一个同电压检测器的输出端相连的输入端和一个同电压转换器网络相连的输出端,其有选择地修改在电压检测器装置的第三输入端上产生的电压以便于改善噪声容限。从其他方面看,本专利技术是针对用于检测电压源的电平是否超出预定电压电平的电路。该电路包括基准电压发生器装置、电压检测器装置和输出逻辑电路装置。基准电压发生器装置分别在其第一和第二输出端上产生第一和第二基准电压。电压检测器装置具有分别同基准电压发生器装置的第一和第二输出端相连的第一和第二输入端;和可通过电压转换器网络同电压源相连的第三输入端,该装置检测电压源的电压电平是否在预定电平之内并在其输出端上产生一个信号以指示电压源的电压电平是在预定电压电平之内还是之外。输出逻辑电路装置具有一个同电压检测器装置的输出端相连的输入端;和一个作为电路输出的输出端,该装置检测电压源的电压电平是在预定电压电平之内还是之外,并且如果供电电源的电压电平已超出预定电压电平并随后变到预定电压电平内的一个电平上,其延迟在输出电路端上所产生的输出信号中的变化。从再一个方面上看,本专利技术是针对用于检测电压源的电压电平是否超出预定电压电平的电路。该电路包括基准电压发生器装置、延迟/截止装置、电压检测器装置和输出逻辑电路装置。基准电压发生器装置分别在其第一和第二输出端上产生第一和第二基准电压。延迟/截止装置具有一个同基准电压发生器装置的第二输出端相连的输入端和一个输出端,该装置在预定延迟后的延迟/截止装置的输出端上产生第三基准电压,并且当电压源的电压电平低于最小电平时在延迟/截止装置的输出端上产生一个阻塞输出信号。电压检测器装置具有一个同基准电压发生器的第一输出端相连的第一输入端;一个同延迟/截止装置的输出端相连的第二输入端;和一个可通过电压转换器网络同电压源相连的第三输入端,该装置检测电压源的电压电平是否在预定电压电平之内并在其输出端上产生一个信号以指示电压源的电压电平是在预定电压电平之内还是之外,并且当电压源的电压电平低于最小电平时其被截止。电压检测器装置进一步包括滞后装置,其同电压转换器网络相连并具有一个同电压检测器装置的输出端相连的输入端,以可选择地修改在电压检测器装置的第三输入端上所产生的电压,从而使电压检测器装置的输出信号具有上升的趋向而不会由于因噪声在电压源的电压电平上所引起的比较短期间的变化而变换状态。输出逻辑电路装置具有同电压检测器装置的输出端相连的输入端和一个作为电路输出的输出端,该装置检测电压源的电压电平是在预定电压电平之内还是之外,并且如果电压源的电压电平超过预定电压电平随后返回到预定电压电平内的一个电压电平上,该装置就延迟在输出电路端上所产生的信号中的任何变化以使得在输出逻辑电路装置已经在其输出端上提供一个表示电压源的电压电平处于预定电压电平之外的信号之后,在电路输出端上的最终输出信号具有一个上升的趋向而不会由于因噪声在电压源的电压电平上所引起的比较短期间的变化而变换状态。从又一方面看,本专利技术是针对一种电压检测器。该电压检测器包括一电流发生器、一比较器、一电压转换器网络和滞后装置。同电流发生器相连的比较器具有第一和第二电压敏感输入端和一个输出端。第一电压敏感输入端可以同第一基准电压相连。电压转换器网络具有第一、第二和第三输入端以一个输出端。电压转换器网络的第一输入端可以同其电压电平能够变化的电压源相连,而该网络的第二输入端可以同第二基准电压相连。滞后装置具有一个同比较器的输出端相连的输入端和一个同电压转换器网络的第三输入端相连的输出端,该装置可有选择地修改在比较器的第二电压敏感输入端上由电压转换器网络所产生的电压,以便于改善噪声容限。从另一方面看,本专利技术是针对逻辑电路。该逻辑电路包括第一装置、延迟装置和第二装置。具有一个同逻辑电路输出端相连的输出端的第一装置检测电压源的电压电平是否在额定电压电平周围的预定电压范围之外并迅速在其输出端上产生一个具有第一逻辑状态的信号,该第一逻辑状本文档来自技高网...

【技术保护点】
一种用于检测电压源的电压电平是否超出预定电压电平的电路,包括:基准电压发生器装置,用于分别在其第一和第二输出端上产生第一和第二基准电压;延迟/截止装置,具有一个同基准电压发生器装置的第二输出端相连的输入端和一个输出端,用于在预定延迟 之后在延迟/截止装置的输出端上产生第三基准电压,并且当电压源的电压电平低于最小电平时在延迟/截止装置的输出端上产生一个截止输出信号;电压检测器装置,具有同基准电压发生器装置的第一输出端相连的第一输入端、同延迟/截止装置的输出端相连的第二 输入端和可通过电压转换器网络同电压源相连的第三输入端,用于检测电压源的电压电平是否在预定电压电平之内并在其输出端上产生一个信号表示电压源的电压电平是在预定电压电平之内还是之外,并且当电压源的电平低于最小电平时使之被截止。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:CL霍昂
申请(专利权)人:通用仪器公司
类型:发明
国别省市:US[美国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1