有源低功率终端制造技术

技术编号:34094034 阅读:34 留言:0更新日期:2022-07-11 21:52
本发明专利技术公开了一种有源终端电路,其包括连接到传输线的输入节点、第一晶体管和第二晶体管。该传输线向该输入节点提供信号。该第一晶体管是连接在高电压源和该输入节点之间的二极管。当该信号处于低逻辑电平时,该第一晶体管终止该信号。该第二晶体管是连接在该输入节点和低电压源之间的二极管。当该信号处于高逻辑电平时,该第二晶体管终止该信号。该第二晶体管终止该信号。该第二晶体管终止该信号。

【技术实现步骤摘要】
【国外来华专利技术】有源低功率终端
[0001]相关申请的交叉引用
[0002]本申请要求2021年2月26日提交的美国申请号17/187,308的优先权,该专利申请要求2020年8月13日提交的美国临时专利申请序列号63/065,103的权益,这两个专利申请据此以引用方式并入本文。

技术介绍

[0003]便携式消费电子器件需求的强劲增长推动了对高容量存储设备的需求。非易失性半导体存储器设备,诸如闪存存储卡,已广泛用于满足对数字信息存储和交换的日益增长的需求。它们的便携性、多功能性和坚固耐用的设计以及它们的高可靠性和大容量,使得此类存储器设备理想地用于多种电子设备中,包括例如数字相机、数字音乐播放器、视频游戏控制器、PDA、蜂窝电话和固态驱动器。
[0004]半导体存储器设备通常由SiP(系统级封装)设备形成,该设备包括安装在衬底上的偏移堆叠中的多个存储器裸片。半导体裸片可使用固定到每个裸片的引线接合彼此电耦合并且电耦合到衬底,沿着裸片堆叠向下级联。人们对高性能低功耗的要求越来越高。引线接合和其它电子封装具有固有寄生电容。尽管寄生电容水平一直在降低,但这种降低仍跟不本文档来自技高网...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种有源终端电路,所述有源终端电路包括:输入节点,所述输入节点连接到传输线,所述传输线被配置为向所述输入节点提供信号;第一晶体管二极管,所述第一晶体管二极管连接在高电压源和所述输入节点之间,所述第一晶体管被配置为响应于所述信号处于低逻辑电平而终止所述信号;和第二晶体管二极管,所述第二晶体管二极管连接在所述输入节点和低电压源之间,所述第二晶体管被配置为响应于所述信号处于高逻辑电平而终止所述信号。2.根据权利要求1所述的有源终端电路,所述有源终端电路还包括所述第一晶体管和所述第二晶体管的端子上的固有偏置,使得当所述信号在所述高逻辑电平和所述低逻辑电平之间转换时,每个晶体管交替地在饱和区和截止区内操作。3.根据权利要求1所述的有源终端电路,其中,所述第一晶体管和所述第二晶体管被校准以在目标输入阻抗范围内向所述传输线上的信号提供动态终端阻抗,其中,所述动态终端阻抗随着所述信号在所述低逻辑电平和所述高逻辑电平之间转换而改变。4.根据权利要求1所述的有源终端电路,其中,所述第一晶体管和所述第二晶体管中的至少一个晶体管被校准,以基于所述有源终端电路被配置成操作于其中的温度范围在目标输入阻抗范围内向所述传输线上的信号提供终端阻抗。5.根据权利要求1所述的有源终端电路,其中,所述第一晶体管包括NMOS晶体管,并且所述第二晶体管包括PMOS晶体管。6.根据权利要求5所述的有源终端电路,其中所述PMOS晶体管包括一组PMOS晶体管,所述一组PMOS晶体管被配置为基于校准设置与所述输入节点和低电压源并联耦合,所述校准设置确定该组PMOS晶体管中的哪些PMOS晶体管被并联耦合。7.根据权利要求1所述的有源终端电路,其中所述第一晶体管包括NPN双极晶体管,并且所述第二晶体管包括PNP双极晶体管,并且所述高电压源为S1.4伏。8.根据权利要求1所述的有源终端电路,其中,响应于具有低逻辑电平的信号,所述第一晶体管在饱和区中操作并且所述第二晶体管在截止区中操作,并且响应于具有高逻辑电平的信号,所述第二晶体管在饱和区中操作并且所述第一晶体管在截止区中操作。9.根据权利要求1所述的有源终端电路,其中所述第一晶体管包括被配置为通过一组开关并联连接的一组晶体管,所述一组开关基于校准设置被设置为断开状态和闭合状态中的一个状态。10.根据权利要求1所述的有源终端电路,其中所述第二晶体管包括被配置为通过一组开关并联连接的一组晶体管,所述一组开关基于校准设置被设置为断开状态和闭合状态中的一个状态。11.根据权利要求1所述的有源终端电路,其中所述第一晶体管和所述第二晶体管中的至少一个晶体管的强度是可配置的。12.一种系统,包括:第一集成电路,所述第一集成电路安装在印刷电路板上;第二集成电路,所述第二集成电路安装在所述印刷电路板上;互连件,所述互连件被配置为作为在所述第一集成电路和所述第二集成电路之间传输信号的传输线进行操作;和
有源终端电路,所述有源终端电路形成在所述第一集成电路和所述第二集成电路中的一者内,所述有源终端电路包括:输入节点,所述输入节点被配置为连接到所述互连件并且被配置为从所述互连件接收信号;NMOS晶体管,所述NMOS晶体管具有各自连接到高电压源的栅极端子和漏极端子以及连接到所述输入节点的源极端子,所述NMOS晶体管被配置为响应于所述信号处于低逻辑电平而终止所述信号;和PMOS晶...

【专利技术属性】
技术研发人员:J
申请(专利权)人:西部数据技术公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1