显示基板及其制作方法、显示装置制造方法及图纸

技术编号:34093600 阅读:12 留言:0更新日期:2022-07-11 21:46
一种显示基板及其制作方法、显示装置,其中,显示基板包括:衬底基板以及依次叠设在衬底基板上,且位于显示区的驱动结构层和发光结构层,显示基板还包括:M行扫描信号线和M行发光信号线;发光结构层包括:M行N列发光结构,驱动结构层包括:沿列方向延伸的像素电路阵列和驱动电路阵列;像素电路阵列和驱动电路阵列沿行方向依次排布;像素电路阵列包括:M行N列像素电路,像素电路和发光结构一一对应,且与对应的发光结构电连接,驱动电路阵列包括:至少一个扫描驱动电路和至少一个发光驱动电路,扫描驱动电路设置为向扫描信号线提供驱动信号,发光驱动电路设置为向发光信号线提供驱动信号。号。号。

【技术实现步骤摘要】
【国外来华专利技术】显示基板及其制作方法、显示装置


[0001]本公开实施例涉及但不限于显示领域,特别涉及一种显示基板和显示装置。

技术介绍

[0002]有机发光二极管(Organic Light Emitting Diode,简称OLED)是当今显示器研究领域的热点之一。与液晶显示器(Liquid Crystal Display,简称LCD)相比,有机发光二极管OLED具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点,已广泛应用于手机、平板电脑和数码相机等显示领域中。
[0003]随着显示技术的不断发展,大“屏占比(即实际显示区的面积在显示侧总面积中的占比)”已成为显示装置追求的外观特性之一。尤其是对与佩戴式显示装置(如智能手表),基于便携和视角效果的方面的考虑,极致窄边框甚至全屏显示成为发展的重要趋势。

技术实现思路

[0004]以下是对本公开详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
[0005]第一方面,本公开提供了一种显示基板,包括:显示区和非显示区,所述显示基板包括:衬底基板以及依次叠设在所述衬底基板上,且位于所述显示区的驱动结构层和发光结构层,所述显示基板还包括:M行扫描信号线和M行发光信号线;所述发光结构层包括:M行N列发光结构,所述驱动结构层包括:沿列方向延伸的像素电路阵列和驱动电路阵列;所述像素电路阵列和所述驱动电路阵列沿行方向依次排布;
[0006]所述像素电路阵列包括:M行N列像素电路,像素电路和发光结构一一对应,且与对应的发光结构电连接,第i行像素电路与第i行扫描信号线和第i行发光信号线电连接,1≤i≤M;
[0007]所述驱动电路阵列包括:至少一个扫描驱动电路和至少一个发光驱动电路,所述扫描驱动电路设置为向所述扫描信号线提供驱动信号,所述发光驱动电路设置为向所述发光信号线提供驱动信号。
[0008]在一些可能的实现方式中,所述驱动结构层还包括:空白电路阵列;所述空白电路阵列设置在所述像素电路阵列和所述驱动电路阵列之间;
[0009]所述空白电路阵列包括:多个空白电路,空白电路与扫描信号线和发光信号线电连接。
[0010]在一些可能的实现方式中,所述显示区包括:至少一端弧形显示边界,所述显示区包括:相对设置的第一边界和第二边界及相对设置的第三边界和第四边界;所述第一边界的长度大于所述第三边界的长度;
[0011]所述第一边界和所述第二边界沿列方向延伸,且为非直线型结构,所述弧形显示边界位于所述第一边界和所述第二边界中,所述第三边界和所述第四边界沿行方向延伸,且为直线型结构;
[0012]靠近弧形显示边界的至少部分像素电路呈弧形状排布。
[0013]在一些可能的实现方式中,所述像素电路阵列包括:沿行方向依次排布的第二像素电路阵列、第一像素电路阵列和第三像素电路阵列;所述驱动电路阵列包括:沿行方向排布的第一驱动电路阵列和第二驱动电路阵列;
[0014]所述第一驱动电路阵列位于所述第一像素电路阵列和所述第二像素电路阵列之间,所述第二驱动电路阵列位于所述第一像素电路阵列和所述第三像素电路阵列之间;
[0015]所述第一驱动电路阵列和所述第二驱动电路阵列中的多个驱动电路呈直线型排布。
[0016]在一些可能的实现方式中,所述驱动结构层还包括空白电路阵列时,所述空白电路阵列包括:第一空白电路阵列、第二空白电路阵列、第三空白电路阵列和第四空白电路阵列;
[0017]所述第一空白电路阵列位于所述第二像素电路阵列和所述第一驱动电路阵列之间,所述第二空白电路阵列位于所述第一驱动电路阵列和所述第一像素电路阵列之间,所述第三空白电路阵列位于所述第一像素电路阵列和所述第二驱动电路阵列,所述第四空白电路阵列位于所述第二驱动电路阵列和所述第三像素电路阵列之间;
[0018]第一空白电路阵列、第二空白电路阵列、第三空白电路阵列和第四空白电路阵列的多个空白电路呈直线型排布。
[0019]在一些可能的实现方式中,所述驱动电路阵列包括:沿行方向依次排布的第一驱动电路阵列和第二驱动电路阵列;
[0020]所述第一驱动电路阵列设置在所述像素电路阵列靠近所述显示区的第一边界的一侧,所述第二驱动电路阵列设置在所述像素电路阵列靠近所述显示区的第二边界的一侧;
[0021]所述第一驱动电路阵列中靠近弧形显示边界的至少部分驱动电路呈弧形状排布;所述第二驱动电路阵列中靠近弧形显示边界的至少部分驱动电路呈弧形状排布。
[0022]在一些可能的实现方式中,所述驱动结构层还包括空白电路阵列时,所述空白电路阵列包括:第一空白电路阵列和第二空白电路阵列;
[0023]所述第一空白电路阵列位于所述第一驱动电路阵列和所述像素电路阵列之间,所述第二空白电路阵列位于所述像素电路阵列和所述第二驱动电路阵列之间;
[0024]所述第一空白电路阵列中靠近弧形显示边界的至少部分空白电路呈弧形状排布;所述第二空白电路阵列中靠近弧形显示边界的至少部分空白电路呈弧形状排布。
[0025]在一些可能的实现方式中,所述第一驱动电路阵列和第二驱动电路阵列均包括:扫描驱动电路和发光驱动电路;位于同一驱动电路阵列中的扫描驱动电路和发光驱动电路沿行方向排布;
[0026]或者,所述第一驱动电路阵列包括:扫描驱动电路,所述第二驱动电路阵列包括:发光驱动电路。
[0027]在一些可能的实现方式中,所述像素电路阵列包括:沿行方向依次排布的第一像素电路阵列和第二像素电路阵列;所述驱动电路阵列包括:沿行方向依次排布的第一驱动电路阵列、第二驱动电路阵列和第三驱动电路阵列;
[0028]所述第一像素电路阵列位于所述第一驱动电路阵列和所述第二驱动电路阵列之
间,所述第二像素电路阵列位于第二驱动电路阵列和所述第三驱动电路阵列之间;
[0029]所述第一驱动电路阵列中靠近弧形显示边界的至少部分驱动电路呈弧形状排布;所述第三驱动电路阵列中靠近弧形显示边界的至少部分驱动电路呈弧形状排布;所述第二驱动电路阵列多个驱动电路呈直线型排布。
[0030]在一些可能的实现方式中,所述第一驱动电路阵列和所述第三驱动电路阵列包括:扫描驱动电路,所述第二驱动电路阵列包括:发光驱动电路。
[0031]在一些可能的实现方式中,所述驱动结构层还包括空白电路阵列时,所述空白电路阵列包括:第一空白电路阵列、第二空白电路阵列、第三空白电路阵列和第四空白电路阵列;
[0032]所述第一空白电路阵列位于所述第一驱动电路阵列和所述第一像素电路阵列之间,所述第二空白电路阵列位于所述第一像素电路阵列和所述第二驱动电路阵列之间,所述第三空白电路阵列位于所述第二驱动电路阵列和所述第二像素电路阵列之间,所述第四空白电路阵列位于所述第二像素电路阵列和所述第三驱动电路阵列之间;
[0033]所述第一空白电路阵列中靠近弧形显示边界的至少部分空白电路呈弧形状排布;第二空白电路阵列和第三空白电路阵列中的多个空白电路呈直线型排布,本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种显示基板,包括:显示区和非显示区,所述显示基板包括:衬底基板以及依次叠设在所述衬底基板上,且位于所述显示区的驱动结构层和发光结构层,所述显示基板还包括:M行扫描信号线和M行发光信号线;所述发光结构层包括:M行N列发光结构,所述驱动结构层包括:沿列方向延伸的像素电路阵列和驱动电路阵列;所述像素电路阵列和所述驱动电路阵列沿行方向依次排布;所述像素电路阵列包括:M行N列像素电路,像素电路和发光结构一一对应,且与对应的发光结构电连接,第i行像素电路与第i行扫描信号线和第i行发光信号线电连接,1≤i≤M;所述驱动电路阵列包括:至少一个扫描驱动电路和至少一个发光驱动电路,所述扫描驱动电路设置为向所述扫描信号线提供驱动信号,所述发光驱动电路设置为向所述发光信号线提供驱动信号。2.根据权利要求1所述的显示基板,其中,所述驱动结构层还包括:空白电路阵列;所述空白电路阵列设置在所述像素电路阵列和所述驱动电路阵列之间;所述空白电路阵列包括:多个空白电路,空白电路与扫描信号线和发光信号线电连接。3.根据权利要求1或2所述的显示基板,其中,所述显示区包括:至少一端弧形显示边界,所述显示区包括:相对设置的第一边界和第二边界及相对设置的第三边界和第四边界;所述第一边界的长度大于所述第三边界的长度;所述第一边界和所述第二边界沿列方向延伸,且为非直线型结构,所述弧形显示边界位于所述第一边界和所述第二边界中,所述第三边界和所述第四边界沿行方向延伸,且为直线型结构;靠近弧形显示边界的至少部分像素电路呈弧形状排布。4.根据权利要求1至3任一项所述的显示基板,其中,所述像素电路阵列包括:沿行方向依次排布的第二像素电路阵列、第一像素电路阵列和第三像素电路阵列;所述驱动电路阵列包括:沿行方向排布的第一驱动电路阵列和第二驱动电路阵列;所述第一驱动电路阵列位于所述第一像素电路阵列和所述第二像素电路阵列之间,所述第二驱动电路阵列位于所述第一像素电路阵列和所述第三像素电路阵列之间;所述第一驱动电路阵列和所述第二驱动电路阵列中的多个驱动电路呈直线型排布。5.根据权利要求4所述的显示基板,其特征在于,所述驱动结构层还包括空白电路阵列时,所述空白电路阵列包括:第一空白电路阵列、第二空白电路阵列、第三空白电路阵列和第四空白电路阵列;所述第一空白电路阵列位于所述第二像素电路阵列和所述第一驱动电路阵列之间,所述第二空白电路阵列位于所述第一驱动电路阵列和所述第一像素电路阵列之间,所述第三空白电路阵列位于所述第一像素电路阵列和所述第二驱动电路阵列,所述第四空白电路阵列位于所述第二驱动电路阵列和所述第三像素电路阵列之间;所述第一空白电路阵列、所述第二空白电路阵列、所述第三空白电路阵列和所述第四空白电路阵列的多个空白电路呈直线型排布。6.根据权利要求1至3任一项所述的显示基板,其中,所述驱动电路阵列包括:沿行方向依次排布的第一驱动电路阵列和第二驱动电路阵列;所述第一驱动电路阵列设置在所述像素电路阵列靠近所述显示区的第一边界的一侧,所述第二驱动电路阵列设置在所述像素电路阵列靠近所述显示区的第二边界的一侧;
所述第一驱动电路阵列中靠近弧形显示边界的至少部分驱动电路呈弧形状排布;所述第二驱动电路阵列中靠近弧形显示边界的至少部分驱动电路呈弧形状排布。7.根据权利要求6所述的显示基板,其中,所述驱动结构层还包括空白电路阵列时,所述空白电路阵列包括:第一空白电路阵列和第二空白电路阵列;所述第一空白电路阵列位于所述第一驱动电路阵列和所述像素电路阵列之间,所述第二空白电路阵列位于所述像素电路阵列和所述第二驱动电路阵列之间;所述第一空白电路阵列中靠近弧形显示边界的至少部分空白电路呈弧形状排布;所述第二空白电路阵列中靠近弧形显示边界的至少部分空白电路呈弧形状排布。8.根据权利要求4至7任一所述的显示基板,其中,所述第一驱动电路阵列和第二驱动电路阵列均包括:扫描驱动电路和发光驱动电路;位于同一驱动电路阵列中的扫描驱动电路和发光驱动电路沿行方向排布;或者,所述第一驱动电路阵列包括:扫描驱动电路,所述第二驱动电路阵列包括:发光驱动电路。9.根据权利要求1至3任一项所述的显示基板,其中,所述像素电路阵列包括:沿行方向依次排布的第一像素电路阵列和第二像素电路阵列;所述驱动电路阵列包括:沿行方向依次排布的第一驱动电路阵列、第二驱动电路阵列和第三驱动电路阵列;所述第一像素电路阵列位于所述第一驱动电路阵列和所述第二驱动电路阵列之间,所述第二像素电路阵列位于第二驱动电路阵列和所述第三驱动电路阵列之间;所述第一驱动电路阵列中靠近弧形显示边界的至少部分驱动电路呈弧形状排布;所述第三驱动电路阵列中靠近弧形显示边界的至少部分驱动电路呈弧形状排布;所述第二驱动电路阵列中多个驱动电路呈直线型排布。10.根据权利要求9所述的显示基板,其中,所述第一驱动电路阵列和所述第三驱动电路阵列包括:扫描驱动电路,所述第二驱动电路阵列包括:发光驱动电路。11.根据权利要求9或10所述的显示基板,其中,所述驱动结构层还包括空白电路阵列时,所述空白电路阵列包括:第一空白电路阵列、第二空白电路阵列、第三空白电路阵列和第四空白电路阵列;所述第一空白电路阵列位于所述第一驱动电路阵列和所述第一像素电路阵列之间,所述第二空白电路阵列位于所述第一像素电路阵列和所述第二驱动电路阵列之间,所述第三空白电路阵列位于所述第二驱动电路阵列和所述第二像素电路阵列之间,所述第四空白电路阵列位于所述第二像素电路阵列和所述第三驱动电路阵列之间;所述第一空白电路阵列中靠近弧形显示边界的至少部分空白电路呈弧形状排布;第二空白电路阵列和第三空白电路阵列中的多个空白电路呈直线型排布;所述第四空白电路阵列中靠近弧形显示边界的至少部分空白电路呈弧形状排布。12.根据权利要求2至11任一项所述的显示基板,还包括:沿列方向延伸的第一电源线、第二电源线和数据信号线以及沿行方向延伸的复位信号线和初始信号线,所述发光结构与第二电源线电连接;所述像素电路包括:第一像素晶体管至第七像素晶体管和第一像素电容;其中,第一像素晶体管的控制极与复位信号线电连接,第一像素晶体管的第一极与第一像素节点电连接,第一像素晶体管的第二极与初始信号线电连接;第二像素晶体管的控制极与扫描信号
线电连接,第二像素晶体管的第一极与第一像素节点电连接,第二像素晶体管的第二极与第二像素节点电连接;第三像素晶体管的控制极与第一像素节点电连接,第三像素晶体管的第一极与第三像素节点电连接,第三像素晶体管的第二极与第二像素节点电连接;第四像素晶体管的控制极与扫描信号线电连接,第四像素晶体管的第一极与数据信号线电连接,第四像素晶体管的第二极与第三像素节点电连接;第五像素晶体管的控制极与发光信号线电连接,第五像素晶体管的第一极与第一电源线电连接,第五像素晶体管的第二极与第三像素节点电连接;第六像素晶体管的控制极与发光信号线电连接,第六像素晶体管的第一极与第二像素节点电连接,第六像素晶体管的第二极与发光结构电连接;第七像素晶体管的控制极与扫描信号线电连接,第七像素晶体管的第一极与初始信号线电连接,第七像素晶体管的第二极与发光结构电连接;第一像素电容的第一极板与第一像素节点电连接,第一像素电容的第二极板与第一电源线电连接。13.根据权利要求2至11任一项所述的显示基板,还包括:沿列方向延伸的第一电源线以及沿行方向延伸的复位信号线和初始信号线;所述空白电路包括:第一空白晶体管至第七空白晶体管和第一空白电容;其中,第一空白晶体管的控制极与复位信号线电连接,第一空白晶体管的第一极与第一空白节点电连接,第一空白晶体管的第二极与初始信号线电连接;第二空白晶体管的控制极与扫描信号线电连接,第二空白晶体管的第一极与第一空白节点电连接,第二空白晶体管的第二极与第二空白节点电连接;第三空白晶体管的控制极与第一空白节点电连接,第三空白晶体管的第一极与第三空白节点电连接,第三空白晶体管的第二极与第二空白节点电连接;第四空白晶体管的控制极与扫描信号线电连接,第四空白晶体管的第一极浮接,第四空白晶体管的第二极与第三空白节点电连接;第五空白晶体管的控制极与发光信号线电连接,第五空白晶体管的第一极与第一电源线电连接,第五空白晶体管的第二极与第三空白节点电连接;第六空白晶体管的控制极与发光信号线电连接,第六空白晶体管的第一极与第二空白节点电连接,第六空白晶体管的第二极浮接或者与第一电源线电连接;第七空白晶体管的控制极与扫描信号线电连接,第七空白晶体管的第一极与初始信号线电连接,第七空白晶体管的第二极浮接或者与第一电源线电连接;第一空白电容的第一极板与第一空白节点电连接,第一空白电容的第二极板与第一电源线电连接。14.根据权利要求1至11任一项所述的显示基板,还包括:沿列方向延伸的第三电源线、第四电源线、第一扫描时钟信号线、第二扫描时钟信号线和扫描初始信号线;所述扫描驱动电路包括:沿列方向依次排布的多个级联的第一移位寄存器,每个第一移位寄存器包括:第一扫描晶体管至第八扫描晶体管、第一扫描电容、第二扫描电容、扫描信号输入端、扫描信号输出端、第一扫描时钟信号端、第二扫描时钟信号端、第一扫描电源端和第二扫描电源端;第一扫描晶体管的控制极与第一扫描时钟信号端电连接,第一扫描晶体管的第一极与扫描信号输入端电连接,第一扫描晶体管的第二极与第一扫描节点电连接;第二扫描晶体管的控制极与第一扫描节点电连接,第二扫描晶体管的第一极与第一扫描时钟信号端电连接,第二扫描晶体管的第二极与第二扫描节点电连接;第三扫描晶体管的控制极与第一扫描时钟信号端电连接,第三扫描晶体管的第一极与第二扫描电源端电连接,第三扫描晶体管的第二极与第二扫描节点电连接;第四扫描晶体管的控制极与第二扫描节点电连接,第
四扫描晶体管的第一极与第一扫描电源端电连接,第四扫描晶体管的第二极与扫描信号输出端电连接,第五扫描晶体管的控制极与第三扫描节点电连接,第五扫描晶体管的第一极与扫描信号输出端电连接,第五扫描晶体管的第二极与第二扫描时钟信号端电连接;第六扫描晶体管的控制极与第二扫描节点电连接,第六扫描晶体管的第一极与第一扫描电源端电连接,第六扫描晶体管的第二极与第七扫描晶体管的第一极电连接;第七扫描晶体管的控制极与第二扫描时钟信号端电连接,第七扫描晶体管的第二极与第一扫描节点电连接;第八扫描晶体管的控制极与第二扫描电源端电连接,第八扫描晶体管的第一极与第一扫描节点电连接,第八扫描晶体管的第二极与第三扫描节点电连接;第一扫描电容的第一极板与第一扫描电源端电连接,第一扫描电容...

【专利技术属性】
技术研发人员:陈文波张跳梅易宏燕青青
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1