限幅电路制造技术

技术编号:3404233 阅读:303 留言:0更新日期:2012-04-11 18:40
一种限幅电路包括:具有非反相输入和反相输入的差分放大器电路,限幅电路的输入信号被提供作为该差分放大器电路的反相输入;驱动电路,差分放大器的输出被提供给该驱动电路;具有源极、漏极、以及栅极的MOS晶体管,该MOS晶体管的源极和漏极中的一个与该驱动电路的输出相连,该MOS晶体管的源极和漏极中的另一个与该差分放大器的非反相输入相连,该MOS晶体管的栅极被施加预定电压;以及负载电路,该负载电路与该MOS晶体管的源极和漏极中的另一个相连。

【技术实现步骤摘要】

本专利技术涉及一种用于将输出信号电平限制在预定范围的限幅电路
技术介绍
近年来,随着LSI中的器件小型化且更高集成化,以低电压进行工作的电路数目增加了。此外,通常将具有不同工作电压的若干电路装配到一个LSI。在这种情况下,如果将大于规定工作电压的过电压施加到以低电压进行工作的电路上,那么当过电流流过该电路时,该电路可能会被毁坏。因此,当从以高电压工作的电路向以低电压工作的电路输出信号时,必须通过限幅电路对输出电压的电压电平进行限幅。图10示出了包括有以不同电压工作的两个电路以及限幅电路的设备的构造示例。在图10中,第一电路1是以电源电压VDD1工作的电路。第二电路2是以电源电压VDD2工作的电路。限幅电路3采用来自第一电路1的输出电压作为输入信号,其中来自第一电路1的输出电压在从地电平0V至电源电压VDD1的电压范围内波动,并且将电压电平限制在电源电压VDD2或更低以便将其输出到第二电路2。图11示出了第一电路1的特定构造示例。图11中,输入电压VIN被施加到差分放大器5的反相输入,差分放大器5的输出与Pch-MOS晶体管MP1的栅极相连。晶体管MP1的源极与电源电压VDD1相本文档来自技高网...

【技术保护点】
一种限幅电路,包括:    具有非反相输入和反相输入的差分放大器电路,限幅电路的输入信号被提供作为该差分放大器电路的反相输入;    驱动电路,差分放大器的输出被提供给该驱动电路;    具有源极、漏极、以及栅极的MOS晶体管,该MOS晶体管的源极和漏极中的一个与驱动电路的输出相连,该MOS晶体管的源极和漏极中的另一个与差分放大器的非反相输入相连,该MOS晶体管的栅极被施加预定电压;以及    负载电路,该负载电路与该MOS晶体管的源极和漏极中的另一个相连。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:小川隼人
申请(专利权)人:恩益禧电子股份有限公司
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利