一种RRU测试方法、装置及介质制造方法及图纸

技术编号:33996253 阅读:59 留言:0更新日期:2022-07-02 10:57
本发明专利技术实施例提供了一种RRU测试方法、装置及介质,涉及通信技术领域。该方法包括:将至少一个信道的上行仿真数据输入射频拉远单元RRU的通路处理模块,对RRU的上行信道组包处理模块输出的上行数据进行乒乓缓存。然后从乒乓缓存的上行数据中提取待测试信道的上行数据,将待测试信道的上行数据缓存于随机存取存储器RAM;通过PCIE接口将RAM中缓存的待测试信道的上行数据传输至双倍速率同步动态随机存储器DDR,将DDR中缓存的待测试信道的上行数据传输至测试设备,以使得测试设备将待测试信道的上行数据与待测试信道的仿真输出数据进行对比,确定待测试信道是否存在故障。可以提高RRU的开发和维护效率。的开发和维护效率。的开发和维护效率。

【技术实现步骤摘要】
一种RRU测试方法、装置及介质


[0001]本专利技术涉及通信
,特别是涉及一种RRU测试方法、装置及介质。

技术介绍

[0002]分布式基站架构包括射频拉远单元(Remote Radio Unit,RRU)和基带单元(Base Band Unit,BBU),RRU和BBU之间通过光纤连接。RRU的上行传输过程为:RRU通过空口接收来自终端的时域数据,将时域数据转换为频域数据后,通过光纤将频域数据传输至BBU。RRU的下行传输过程为:RRU接收BBU通过光纤传输的频域数据,将频域数据转换为时域数据后,通过空口将该时域数据发给终端。
[0003]在时分双工(Time Division Duplexing,TDD)无线系统中,RRU内部包括多个信号传输信道,目前在RRU开发和维护阶段,无法验证各信号传输信道输出的数据是否正确。若在RRU被实际应用时发现RRU存在故障,需要人工对故障的RRU进行故障排查,导致RRU的开发和维护效率较低。

技术实现思路

[0004]本专利技术实施例的目的在于提供一种RRU测试方法、装置及介质,以用以解决RRU的开发和维护效率较低的问题。具体技术方案如下:
[0005]第一方面,本申请实施例提供一种RRU测试方法,包括:
[0006]将至少一个信道的上行仿真数据输入射频拉远单元RRU的通路处理模块;
[0007]对所述RRU的上行信道组包处理模块输出的上行数据进行乒乓缓存;
[0008]从乒乓缓存的上行数据中提取待测试信道的上行数据,将待测试信道的上行数据缓存于随机存取存储器RAM;
[0009]通过PCIE接口将所述RAM中缓存的待测试信道的上行数据传输至双倍速率同步动态随机存储器DDR,将所述DDR中缓存的待测试信道的上行数据传输至测试设备,以使得所述测试设备将待测试信道的上行数据与所述待测试信道的仿真输出数据进行对比,确定所述待测试信道是否存在故障。
[0010]在一种可能的实现方式中,所述从乒乓缓存的上行数据中提取待测试信道的上行数据,将待测试信道的上行数据缓存于随机存取存储器RAM,包括:
[0011]依次将乒乓缓存的每个上行数据包与待测试信道的包头进行匹配;
[0012]若乒乓缓存的上行数据包中存在与待测试信道的包头匹配的上行数据包,则从匹配的上行数据包开始,提取乒乓缓存的上行数据包,以所述RRU的时钟频率将提取的上行数据包写入所述RAM;
[0013]所述通过PCIE接口将所述RAM中缓存的待测试信道的上行数据传输至双倍速率同步动态随机存储器DDR,包括:
[0014]以所述PCIE接口的时钟频率将所述RAM中缓存的待测试信道的上行数据传输至所述DDR。
[0015]在一种可能的实现方式中,所述从匹配的上行数据包开始,提取乒乓缓存的上行数据包,以所述RRU的时钟频率将提取的上行数据包写入所述RAM,包括:
[0016]将所述匹配的上行数据包的包头传输至所述RAM;
[0017]按照所述待测试信道对应的数据起始位和数据结束位,提取所述匹配的上行数据包的数据,将提取的数据传输至所述RAM;
[0018]等待指定时长后,将乒乓缓存的下一个上行数据包的包头传输至所述RAM;
[0019]按照所述待测试信道对应的数据起始位和数据结束位,提取所述下一个上行数据包的数据,将提取的数据传输至所述RAM;
[0020]重复执行所述等待指定时长后,将乒乓缓存的下一个上行数据包的包头传输至所述RAM,以及所述按照所述待测试信道对应的数据起始位和数据结束位,提取所述下一个上行数据包的数据,将提取的数据传输至所述RAM的步骤,直至乒乓缓存的所述待测试信道的上行数据包均被传输至所述RAM。
[0021]在一种可能的实现方式中,所述通过PCIE接口将所述RAM中缓存的待测试信道的上行数据传输至双倍速率同步动态随机存储器DDR,包括:
[0022]将所述RAM中缓存的待测试信道的上行数据与先入先出FIFO模块中预先缓存的控制信息进行数据对齐,通过所述PCIE接口向所述DDR传输所述RAM中缓存的待测试信道的上行数据以及所述FIFO模块中预先缓存的控制信息,所述控制信息包括预设数据总长度和预设首地址;
[0023]从所述预设首地址开始,将通过所述PCIE接口传输的所述待测试信道的上行数据写入所述DDR,直至写入所述DDR的所述待测试信道的数据达到所述预设数据总长度。
[0024]第二方面,本申请实施例提供一种RRU测试装置,包括存储器,收发机,处理器:
[0025]存储器,用于存储计算机程序;收发机,用于在所述处理器的控制下收发数据;处理器,用于读取所述存储器中的计算机程序并执行以下操作:
[0026]将至少一个信道的上行仿真数据输入射频拉远单元RRU的通路处理模块;
[0027]对所述RRU的上行信道组包处理模块输出的上行数据进行乒乓缓存;
[0028]从乒乓缓存的上行数据中提取待测试信道的上行数据,将待测试信道的上行数据缓存于随机存取存储器RAM;
[0029]通过PCIE接口将所述RAM中缓存的待测试信道的上行数据传输至双倍速率同步动态随机存储器DDR,将所述DDR中缓存的待测试信道的上行数据传输至测试设备,以使得所述测试设备将待测试信道的上行数据与所述待测试信道的仿真输出数据进行对比,确定所述待测试信道是否存在故障。
[0030]在一种可能的实现方式中,所述处理器,具体用于读取所述存储器中的计算机程序并执行以下操作:
[0031]依次将乒乓缓存的每个上行数据包与待测试信道的包头进行匹配;
[0032]若乒乓缓存的上行数据包中存在与待测试信道的包头匹配的上行数据包,则从匹配的上行数据包开始,提取乒乓缓存的上行数据包,以所述RRU的时钟频率将提取的上行数据包写入所述RAM;
[0033]所述通过PCIE接口将所述RAM中缓存的待测试信道的上行数据传输至双倍速率同步动态随机存储器DDR,包括:
[0034]以所述PCIE接口的时钟频率将所述RAM中缓存的待测试信道的上行数据传输至所述DDR。
[0035]在一种可能的实现方式中,所述处理器,具体用于读取所述存储器中的计算机程序并执行以下操作:
[0036]将所述匹配的上行数据包的包头传输至所述RAM;
[0037]按照所述待测试信道对应的数据起始位和数据结束位,提取所述匹配的上行数据包的数据,将提取的数据传输至所述RAM;
[0038]等待指定时长后,将乒乓缓存的下一个上行数据包的包头传输至所述RAM;
[0039]按照所述待测试信道对应的数据起始位和数据结束位,提取所述下一个上行数据包的数据,将提取的数据传输至所述RAM;
[0040]重复执行所述等待指定时长后,将乒乓缓存的下一个上行数据包的包头传输至所述RAM,以及所述按照所述待测试信道对应的数据起始位和数据结束位,提取所述下一个上行本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种RRU测试方法,其特征在于,包括:将至少一个信道的上行仿真数据输入射频拉远单元RRU的通路处理模块;对所述RRU的上行信道组包处理模块输出的上行数据进行乒乓缓存;从乒乓缓存的上行数据中提取待测试信道的上行数据,将待测试信道的上行数据缓存于随机存取存储器RAM;通过PCIE接口将所述RAM中缓存的待测试信道的上行数据传输至双倍速率同步动态随机存储器DDR,将所述DDR中缓存的待测试信道的上行数据传输至测试设备,以使得所述测试设备将待测试信道的上行数据与所述待测试信道的仿真输出数据进行对比,确定所述待测试信道是否存在故障。2.根据权利要求1所述的方法,其特征在于,所述从乒乓缓存的上行数据中提取待测试信道的上行数据,将待测试信道的上行数据缓存于随机存取存储器RAM,包括:依次将乒乓缓存的每个上行数据包与待测试信道的包头进行匹配;若乒乓缓存的上行数据包中存在与待测试信道的包头匹配的上行数据包,则从匹配的上行数据包开始,提取乒乓缓存的上行数据包,以所述RRU的时钟频率将提取的上行数据包写入所述RAM;所述通过PCIE接口将所述RAM中缓存的待测试信道的上行数据传输至双倍速率同步动态随机存储器DDR,包括:以所述PCIE接口的时钟频率将所述RAM中缓存的待测试信道的上行数据传输至所述DDR。3.根据权利要求2所述的方法,其特征在于,所述从匹配的上行数据包开始,提取乒乓缓存的上行数据包,以所述RRU的时钟频率将提取的上行数据包写入所述RAM,包括:将所述匹配的上行数据包的包头传输至所述RAM;按照所述待测试信道对应的数据起始位和数据结束位,提取所述匹配的上行数据包的数据,将提取的数据传输至所述RAM;等待指定时长后,将乒乓缓存的下一个上行数据包的包头传输至所述RAM;按照所述待测试信道对应的数据起始位和数据结束位,提取所述下一个上行数据包的数据,将提取的数据传输至所述RAM;重复执行所述等待指定时长后,将乒乓缓存的下一个上行数据包的包头传输至所述RAM,以及所述按照所述待测试信道对应的数据起始位和数据结束位,提取所述下一个上行数据包的数据,将提取的数据传输至所述RAM的步骤,直至乒乓缓存的所述待测试信道的上行数据包均被传输至所述RAM。4.根据权利要求1所述的方法,其特征在于,所述通过PCIE接口将所述RAM中缓存的待测试信道的上行数据传输至双倍速率同步动态随机存储器DDR,包括:将所述RAM中缓存的待测试信道的上行数据与先入先出FIFO模块中预先缓存的控制信息进行数据对齐,通过所述PCIE接口向所述DDR传输所述RAM中缓存的待测试信道的上行数据以及所述FIFO模块中预先缓存的控制信息,所述控制信息包括预设数据总长度和预设首地址;从所述预设首地址开始,将通过所述PCIE接口传输的所述待测试信道的上行数据写入所述DDR,直至写入所述DDR的所述待测试信道的数据达到所述预设数据总长度。
5.一种RRU测试装置,其特征在于,包括存储器,收发机,处理器:存储器,用于存储计算机程序;收发机,用于在所述处理器的控制下收发数据;处理器,用于读取所述存储器中的计算机程序并执行以下操作:将至少一个信道的上行仿真数据输入射频拉远单元RRU的通路处理模块;对所述RRU的上行信道组包处理模块输出的上行数据进行乒乓缓存;从乒乓缓存的上行数据中提取待测试信道的上行数据,将待测试信道的...

【专利技术属性】
技术研发人员:刘沛高柯柯
申请(专利权)人:大唐移动通信设备有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1