一种确定硬件性能的方法、装置、存储介质以及电子设备制造方法及图纸

技术编号:33995232 阅读:11 留言:0更新日期:2022-07-02 10:42
本申请实施例提供一种确定硬件性能的方法、装置、存储介质以及电子设备,该方法包括:获取多个指令序列,所述多个指令序列与所述硬件的至少一个第一性能参数之间存在映射关系;根据所述映射关系对训练模型进行训练,得到目标训练模型;根据所述目标训练模型,确定目标指令序列对应的目标性能参数。本申请通过生成与给定硬件对等性能的目标训练模型来自动确定指令序列对应的性能参数,从而可以高效地得到硬件的性能参数。到硬件的性能参数。到硬件的性能参数。

【技术实现步骤摘要】
一种确定硬件性能的方法、装置、存储介质以及电子设备


[0001]本申请涉及处理器
,尤其涉及一种确定硬件性能的方法、装置、存储介质以及电子设备。

技术介绍

[0002]在对硬件代码进行编写之前,需要提前评估硬件设计的性能可靠性,目前通常是采用systemc、C++、systemverilog等语言进行硬件模型建模,以完成对硬件性能的初步评估。然而现在的硬件设备的复杂度、需求变更的频率都朝着更高的方向发展。硬件性能模拟器的开发难度逐渐增大,开发速度和节奏已经难以适应如今的硬件更新频率,并且复杂硬件的性能模拟器的开发,会消耗大量的人力和物理资源。因此,如何快速开发满足用户需求的硬件性能模拟器是现今急需解决的问题。

技术实现思路

[0003]本申请实施例提供了一种确定硬件性能的方法、装置、存储介质以及电子设备,能够高效地得到硬件的性能参数。
[0004]第一方面,本申请实施例提供一种确定硬件性能的方法,所述方法包括:
[0005]获取多个指令序列,所述多个指令序列与所述硬件的至少一个第一性能参数之间存在映射关系;
[0006]根据所述映射关系对训练模型进行训练,得到目标训练模型;
[0007]根据所述目标训练模型,确定目标指令序列对应的目标性能参数。
[0008]第二方面,本申请实施例提供一种确定硬件性能的装置,所述装置包括:
[0009]获取单元,用于获取多个指令序列,所述多个指令序列与所述硬件的至少一个第一性能参数之间存在映射关系;
[0010]训练单元,用于根据所述映射关系对训练模型进行训练,得到目标训练模型;
[0011]确定单元,用于根据所述目标训练模型,确定目标指令序列对应的目标性能参数。
[0012]第三方面,本专利技术实施例提供了一种组合处理装置,该组合处理装置包括如第二方面所述的确定硬件性能的装置、通用互联接口,和其他处理装置。该确定硬件性能的装置与上述其他处理装置进行交互,共同完成用户指定的操作。该组合处理装置还可以包括存储装置,该存储装置分别与所述确定硬件性能的装置和所述其他处理装置连接,用于保存所述确定硬件性能的装置和所述其他处理装置的数据。
[0013]第四方面,本实施例提供了一种神经网络芯片,该神经网络芯片包括上述第二方面所述的确定硬件性能的装置、或者上述第三方面所述的组合处理装置。
[0014]第五方面,本申请实施例提供了一种神经网络芯片封装结构,该神经网络芯片封装结构包括上述第四方面所述的神经网络芯片。
[0015]第六方面,本申请实施例提供了一种板卡,该板卡包括存储器件、接口装置和控制器件以及上述第四方面所述的神经网络芯片;其中,所述神经网络芯片与所述存储器件、所
述控制器件以及所述接口装置分别连接;所述存储器件,用于存储数据;所述接口装置。用于实现所述芯片与外部设备之间的数据传输;所述控制器件,用于对所述芯片的状态进行监控。
[0016]第七方面,本申请实施例提供一种电子设备,所述电子设备包括存储器、处理器、通信总线和通信接口,其中,所述处理器、通信接口存储器通过通信总线完成相互间的通信;所述存储器用于存放计算机程序;所述处理器用于执行所述存储器上所存放的程序时,实现如上述第一方面所描述的部分或全部步骤。
[0017]第八方面,本申请实施例提供一种计算机可读存储介质,所述计算机可读存储介质包括存储用于数据交换的计算机程序,所述计算机程序被处理器执行时实现如本申请实施例第一方面所描述的部分或全部步骤。
[0018]第九方面,本申请实施例提供了一种计算机程序产品,其中,上述计算机程序产品包括存储了计算机程序的非瞬时性计算机可读存储介质,上述计算机程序可操作来使计算机执行如本申请实施例第一方面所描述的部分或全部步骤。该计算机程序产品可以为一个软件安装包。
[0019]本申请实施例提供一种确定硬件性能的方法及装置,通过获取多个指令序列,所述多个指令序列与所述硬件的至少一个第一性能参数之间存在映射关系;根据所述映射关系对训练模型进行训练,得到目标训练模型;根据所述目标训练模型,确定目标指令序列对应的目标性能参数。本申请通过已有的硬件参数对训练模型进行训练,得到目标训练模型,根据目标训练模型可以得到任一指令序列对应的性能参数,避免了时间开销大的硬件仿真流程,从而可以高效地得到硬件的性能参数。
附图说明
[0020]为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0021]图1是本申请实施例提供的一种电子设备的结构示意图;
[0022]图2是本申请实施例提供的一种确定硬件性能的方法的流程示意图;
[0023]图3a是本申请实施例提供的一种指令序列的分割示意图;
[0024]图3b是本申请实施例提供的另一种指令序列的分割示意图;
[0025]图4是本申请实施例提供的一种信号转化成指令序列的示意图;
[0026]图5是本申请实施例提供的另一种确定硬件性能的方法的流程示意图;
[0027]图6a是本申请实施例提供的一种确定硬件性能的装置的功能单元组成框图;
[0028]图6b是本申请实施例提供的另一种确定硬件性能的装置的功能单元组成框图;
[0029]图7是本申请实施例提供的一种组合处理装置的结构图;
[0030]图8是本申请实施例提供的一种板卡的结构示意图。
具体实施方式
[0031]下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本发
明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。
[0032]在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
[0033]下面结合具体实施例,对本申请进行详细说明
[0034]请参阅图1,图1是本申请实施例提供的一种电子设备的结构示意图,如图1所示,该电子设备包括存储器、输入设备、输出设备和处理器,其中,该电子设备还可以包括通信总线,处理器、输入设备、输出设备和存储器之间可以通过总线相互连接。可选地,上述电子设备还可以包括指令存储单元,该指令存储单元临近处理器设置。进一步可选地,指令存储单元与处理器集成为一体,即该指令存储单元是处理器的片上存储单元。这样,当处理器需要执行存储器中程序时,电子设备首先将存储器中的程序加载至指令存储单元,之后,处本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种确定硬件性能的方法,其特征在于,所述方法包括:获取多个指令序列,所述多个指令序列与所述硬件的至少一个第一性能参数之间存在映射关系;根据所述映射关系对训练模型进行训练,得到目标训练模型;根据所述目标训练模型,确定目标指令序列对应的目标性能参数。2.根据权利要求1所述的方法,其特征在于,所述至少一个第一性能参数是所述多个指令序列分别输入目标硬件中得到的性能参数;所述根据所述映射关系对训练模型进行训练,包括:将所述多个指令序列输入所述训练模型,输出至少一个第二性能参数;依据所述映射关系获取所述多个指令序列对应的所述至少一个第一性能参数;根据所述至少一个第一性能参数和所述至少一个第二性能参数对所述训练模型的参数进行更新。3.根据权利要求1或2所述的方法,其特征在于,所述方法还包括:将第一指令序列的数据长度与预设长度进行比较,若所述第一指令序列的数据长度大于所述预设长度,将所述第一指令序列分割成多个子指令序列,其中,所述第一指令序列为所述多个指令序列中的任一指令序列和/或所述目标指令序列。4.根据权利要求3所述的方法,其特征在于,所述将所述第一指令序列分割成多个子指令序列,包括:将所述第一指令序列等长分割成所述多个子指令序列;或者,基于所述第一指令序列中的同步指令,将所述第一指令序列分割成所述多个子指令序列,所述同步指令用于指示硬件之间进行同步。5.根据权利要求4所述的方法,其特征在于,所述基于所述第一指令序列中的同步指令,将所述第一指令序列分割成所述多个子指令序列,包括:查找所述第一指令序列中的同步指令;以每个所述同步指令为分割...

【专利技术属性】
技术研发人员:ꢀ七四专利代理机构
申请(专利权)人:安徽寒武纪信息科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1