一种插槽连通性测试装置及测试方法制造方法及图纸

技术编号:33877972 阅读:41 留言:0更新日期:2022-06-22 17:07
本发明专利技术提供一种插槽连通性测试装置及测试方法,所述装置包括电路板,Retimer芯片,连接端以及回环模块;连接端装用于插接待测主板的插槽;Retimer芯片的信号发送端子与信号接收端子分别与连接端电连接,信号接收端子接收待测主板发送的输出信号,信号发送端子经由Retimer芯片和连接端向待测试主板发送测试信号;回环模块用于将信号接收端子接收的输出信号回环到信号发送端子,以使得信号发送端子向待测试主板发送测试信号。本发明专利技术通过将Retimer芯片的信号接收端子接收的信号通过外部链路或芯片内部,回环到Retimer芯片的信号发送端子,实现对主板上插槽的连通性测试,大大降低了主板的生产测试成本。大降低了主板的生产测试成本。大降低了主板的生产测试成本。

【技术实现步骤摘要】
一种插槽连通性测试装置及测试方法


[0001]本专利技术涉及信息安全的
,特别是涉及一种插槽连通性测试装置及测试方法。

技术介绍

[0002]主板厂商的主板上会有很多外部设备互连总线插槽(PCIe Slot),对于新生产的主板来说,外部设备互连总线插槽在焊接时候可能会有虚焊,需要进行物理连接的连通性测试,测试外部设备互连总线插槽网络的连通性,来保证主板生产质量。
[0003]目前,在进行主板网络连通性测试时,需要为主板添加一些复杂的专用测试设备,例如网卡,GPU卡等插在外部设备互连总线插槽中进行测试验证,由于专用测试设备价格较高,导致测试成本高,而且使用专用测试设备整个测试过程较复杂,耗时较长,测试效率低。

技术实现思路

[0004]鉴于以上所述现有技术的缺点,本专利技术的目的在于提供一种插槽连通性测试装置及测试方法,用于解决现有技术中测试主板上用于外部设备互连的总线插槽的连通性时测试成本高、测试效率低的问题。
[0005]为实现上述目的及其他相关目的,本专利技术提供一种插槽连通性测试装置,所述插槽连通性测本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种插槽连通性测试装置,其特征在于,所述插槽连通性测试装置包括电路板,Retimer芯片,连接端以及回环模块;所述连接端装设于所述电路板一侧,用于插接待测主板的插槽;所述Retimer芯片装设于所述电路板上,所述Retimer芯片的信号发送端子与信号接收端子分别与所述连接端电连接,所述信号接收端子接收待测主板发送的输出信号,所述信号发送端子向待测试主板发送测试信号;所述回环模块用于将所述信号接收端子接收的所述输出信号回环到所述Retimer芯片的信号发送端子,以使得所述信号发送端子经由所述Retimer芯片和所述连接端向待测试主板发送测试信号。2.根据权利要求1所述的插槽连通性测试装置,其特征在于:所述连接端为金手指组件。3.根据权利要求2所述的插槽连通性测试装置,其特征在于:所述金手指组件包含的金手指个数与所述待测主板的插槽的端子个数匹配。4.根据权利要求1所述的插槽连通性测试装置,其特征在于:所述回环模块为装设于所述电路板上,并分别与所述Retimer芯片的信号接收端子和所述信号发送端子相连的回环电路。5.根据权利要求1所述的插槽连通性测试装置,其特征在于:所述回环模块设置在所述电路板外部,包括与所述电路板相连的控制板和装设于所述控制板上的分别与所述Retimer芯片的信号接收端子和所述信号发送端子相连的回环电路。6.根据权利要求4或5所述的插槽连通性测试装置,其特征在于:所述回环电路包括一端与所述Retimer芯片的信号接收端子相连,另一端与所述Retimer芯片的信号发送端子相连的回环电阻模块。7.根据权利要求1所述的插槽连通性测试装置,其特征在于:所述回环模块位于所述Retimer芯片内并通过所述Retimer芯片内的串行器/解串器将所述信号接收端子接收的所述输出信号回环到所述Retimer芯片的信号发送...

【专利技术属性】
技术研发人员:邓舒勇王丹范然然马骏常仲元刘新廖宇翔付泽强
申请(专利权)人:澜起科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1