【技术实现步骤摘要】
多级信号选择电路、时序调整系统及方法
[0001]本专利技术涉及超导
,特别是涉及一种多级信号选择电路、时序调整系统及方法。
技术介绍
[0002]超导电路技术是未来计算机重要发展方向,国内外有不少机构均在开展超导元器件及其计算机等研发工作。现有超导电路元器件设计大都基于“行波流水”特性,所有信号都是同一时刻到达同一时刻结束,没有传统的触发器概念,致使实现寄存器功能比较困难,无法有效的进行时序调节。
[0003]因此,如何解决超导电路和CMOS电路间信号交换及同步问题,已成为本领域技术人员亟待解决的问题之一。
技术实现思路
[0004]鉴于以上所述现有技术的缺点,本专利技术的目的在于提供一种多级信号选择电路、时序调整系统及方法,用于解决现有技术中超导电路和CMOS电路间信号难以交换及同步的问题。
[0005]为实现上述目的及其他相关目的,本专利技术提供一种多级信号选择电路,所述多级信号选择电路至少包括:
[0006]多级信号选择模块及选通模块;
[0007]所述多级信号选 ...
【技术保护点】
【技术特征摘要】
1.一种多级信号选择电路,其特征在于,所述多级信号选择电路至少包括:多级信号选择模块及选通模块;所述多级信号选择模块接收输入信号,对所述输入信号进行多级延迟,输出多级延迟信号;所述选通模块连接所述多级信号选择模块的输出端,并接收控制信号,基于所述控制信号选择对应的延迟信号输出。2.根据权利要求1所述的多级信号选择电路,其特征在于:所述多级信号选择模块包括2n个依次级联的延迟单元,n为大于等于1的奇数。3.根据权利要求1所述的多级信号选择电路,其特征在于:奇数级延迟单元包括第一PMOS管及第一NMOS管;所述第一PMOS管的源极连接电源电压;所述第一PMOS管的漏极与所述第一NMOS管的漏极相连,并输出延迟信号;所述第一NMOS管的源极接地;所述第一PMOS管及所述第一NMOS管的栅极相连,并接收前级输出信号。4.根据权利要求3所述的多级信号选择电路,其特征在于:所述第一PMOS管的衬底连接所述电源电压,所述第一NMOS管的衬底接地。5.根据权利要求1所述的多级信号选择电路,其特征在于:奇数级延迟单元包括第二PMOS管、第三PMOS管、第二NMOS管及第三NMOS管;所述第二PMOS管的源极连接电源电压;所述第二PMOS管的漏极连接所述第三PMOS管的源极,并连接至所述第二NMOS管的源极及所述第三NMOS管的漏极;所述第三PMOS管的漏极与所述第二NMOS管的漏极相连,并输出延迟信号;所述第二NMOS管的源极与所述第三NMOS管的漏极连接;所述第三NMOS管的源极接地;所述第二PMOS管、所述第三PMOS管、所述第二NMOS管及所述第三NMOS管的栅极相连,并...
【专利技术属性】
技术研发人员:姜玉洁,龚正辉,吴旭凡,单毅,陈晓杰,
申请(专利权)人:中国科学院上海微系统与信息技术研究所,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。