基于多信道抗干扰天线信号处理的装置、系统及方法制造方法及图纸

技术编号:33770984 阅读:55 留言:0更新日期:2022-06-12 14:23
本发明专利技术公开了一种基于多信道抗干扰天线信号处理的装置、系统及方法,包括信号处理模块、AIU组件、TR组件和电源模块;信号处理模块分别与AIU组件和电源模块连接,TR组件与信号处理模块连接;本发明专利技术可以在实现对信号的接收的基础上,有效提高在目标方向上的信号增益,同时能够实现对干扰信号的抑制,该抗干扰采用基于SMI(采样协方差矩阵直接求逆)实现带约束抗干扰算法和基于目标信号方向子阵合成方式的子阵降维抗干扰处理方式,使硬件上可实现的同时又能保证天线的有效增益,对接收目标信号带来有效的增益,从而保证系统的通信。从而保证系统的通信。从而保证系统的通信。

【技术实现步骤摘要】
基于多信道抗干扰天线信号处理的装置、系统及方法


[0001]本专利技术属于数字抗干扰天线系统数据校准领域,具体涉及一种基于多信道抗干扰天线信号处理的装置、系统及方法。

技术介绍

[0002]多通道数字抗干扰天线系统通常由天线阵列、滤波器、放大器、变频器、模数变换和信号处理等核心部件组成。这些非理想元件和模块会造成多种误差,这些误差叠加后将会对天线系统造成极大的影响,会导致天线主波束的偏移,降低系统的抗电子干扰能力,影响天线系统输出信噪比,甚至引起系统输出信噪比的严重损失。对于多信道数字抗干扰天线系统来说,误差会直接导致天线主波束的偏移,因此为了能够应付更加复杂的环境,需要提高天线系统自身的抗干扰能力。

技术实现思路

[0003]针对现有技术中的上述不足,本专利技术提供的一种基于多信道抗干扰天线信号处理的装置、系统及方法,解决了传统天线的抗干扰能力差的问题等。
[0004]为了达到上述专利技术目的,本专利技术采用的技术方案为:一种基于多信道抗干扰天线信号处理装置,包括信号处理模块、AIU组件、TR组件和电源模块;
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于多信道抗干扰天线信号处理的装置,其特征在于,包括信号处理模块、AIU组件、TR组件和电源模块;所述信号处理模块分别与所述AIU组件和电源模块连接,所述TR组件与所述信号处理模块连接。2.根据权利要求1所述的基于多信道抗干扰天线信号处理的装置,其特征在于,所述信号处理模块包括FPGA芯片、flash芯片、eeprom芯片、ADC芯片和DAC芯片;所述FPGA芯片分别与所述flash芯片、eeprom芯片、ADC芯片、DAC芯片连接;所述ADC芯片和DAC芯片均与所述AIU组件连接。3.根据权利要求2所述的基于多信道抗干扰天线信号处理的装置,其特征在于,所述FPGA芯片包括RAM子模块、协方差矩阵计算子模块和滤波子模块;所述RAM子模块、协方差矩阵计算子模块和滤波子模块依次连接。4.根据权利要求1所述的基于多信道抗干扰天线信号处理的装置,其特征在于,所述AIU组件设置有相控阵,其包括160个阵元。5.根据权利要求3所述的基于多信道抗干扰天线信号处理的装置,其特征在于,所述FPGA芯片包括调制解调子模块,调制解调子模块用于提取跳频频点信息。6.一种基于多信道抗干扰天线信号处理的系统,其特征在于,包括如权利要求5中所述的装置,且所述RAM子模块与所述ADC芯片连接,所述滤波子模块与所述DAC芯片连接;所述AIU组件接收天线发送的阵元数据,并将其通过ADC芯片发送至FPGA芯片,FPGA芯片从阵元数据中提取子阵输入数据,所述FPGA芯片根据子阵输入数据的阵元位置计算出阵元方向向量的相位,并将其发送至RAM子模块;所述TR组件接收天线的中频信号,将其发送至调制解调子模块提取跳频频点信息,所述调制解调子模块将跳频频点信息发送至FPGA芯片,FPGA芯片根据跳频频点信息将子阵输入数据进行幅相校正,得到子阵级数据,将子阵级数据发送至协方差矩阵计算子模块,所述协方差矩阵计算子模块输出协方差矩阵,当协方差矩阵计算子模块输出完成后,根据SMI算法得到协方差矩阵的逆矩阵,并根据RAM子模块存储的阵元方向向量的相位计算出带约束指向的抗干扰的最优权值,将抗干扰的最优权值发送至滤波子模块,所述滤波子模块对输入的子阵级数据进行滤波,并将滤波后的子阵级数据发送至DAC芯片,DAC芯片进行模数转换得到天线抗干扰数据,并将天线抗干扰数据通过AIU组件...

【专利技术属性】
技术研发人员:任威陈亭宇张晓波赵小刚李超然
申请(专利权)人:中国电子科技集团公司第十研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1