一种四开关控制电路制造技术

技术编号:33675777 阅读:13 留言:0更新日期:2022-06-05 22:31
本实用新型专利技术提供了一种四开关控制电路,包括:第一分电路,所述第一分电路包括第一MOS管、第二MOS管、第三MOS管和第四MOS管;第二分电路,所述第二分电路包括比较模块和触发模块;第三分电路;加法单元,所述第一分电路连接于所述加法单元的第一输入端,所述第三分电路连接于所述加法单元的第二输入端,所述第二分电路连接于所述加法单元的输出端,所述第一分电路的电压和所述第三分电路的电压累加至所述第二分电路;第四分电路,所述第四分电路连接于所述第一分电路,所述第四分电路包括运算放大器,所述第二分电路采用所述运算放大器的输出电压。输出电压。输出电压。

【技术实现步骤摘要】
一种四开关控制电路


[0001]本技术涉及电路领域,更具体的说是,涉及一种四开关控制电路。

技术介绍

[0002]四开关升降压变换器因其可工作于降压、升降压和升压模式,在输入电压大于、接近和小于输出电压时可以保持输出的稳定;
[0003]但是四开关电路不易控制,且现有的四开关控制电路过于繁琐,成本较高。

技术实现思路

[0004]本技术的目的是提供一种四开关控制电路。
[0005]本技术要解决的是现有四开关控制电路存在的问题。
[0006]与现有技术相比,本技术技术方案及其有益效果如下:
[0007]一种四开关控制电路,包括:第一分电路,所述第一分电路包括第一 MOS管、第二MOS管、第三MOS管和第四MOS管;第二分电路,所述第二分电路包括比较模块和触发模块;第三分电路;加法单元,所述第一分电路连接于所述加法单元的第一输入端,所述第三分电路连接于所述加法单元的第二输入端,所述第二分电路连接于所述加法单元的输出端,所述第一分电路的电压和所述第三分电路的电压累加至所述第二分电路;第四分电路,所述第四分电路连接于所述第一分电路,所述第四分电路包括运算放大器,所述第二分电路采用所述运算放大器的输出电压。
[0008]作为进一步改进的,所述第一MOS管的漏极连接于电压输入端,所述第一MOS管的漏极连接于所述加法单元的第一输入端,所述第二MOS管的漏极连接于所述第一MOS管的源极,所述第二MOS管的源极接地,所述第三MOS管的漏极连接于电压输出端,所述第四MOS管的漏极连接于所述第三MOS管的源极,所述第四MOS管的源极接地。
[0009]作为进一步改进的,所述第一分电路还包括:第一电容,所述第一电容的一端连接于所述电压输入端,所述第一电容的另一端接地;第二电容,所述第二电容的一端连接于所述电压输出端,所述第二电容的另一端接地;电感,所述电感的一端连接于所述第一MOS管的源极,所述电感的另一端连接于所述第三MOS管的源极。
[0010]作为进一步改进的,所述比较模块包括:第一比较器,所述第一比较器的正相输入端连接于所述加法单元的输出端;第二比较器,所述第二比较器的反相输入端连接于所述第一比较器的反相输入端;电压放大器,所述电压放大器的正相输入端连接于所述第一比较器的正相输入端,所述电压放大器的反相输入端接地;第一差值计算单元,所述第一差值计算单元均连接于所述第一比较器的反相输入端和所述第二比较器的反相输入端。
[0011]作为进一步改进的,所述触发模块包括:第一触发器,所述第一触发器的第一端连接于时钟信号端,所述第一触发器的第二端连接于所述第一比较器的输出端,所述第一触发器的第三端连接于所述第一MOS管的栅极,所述第一触发器的第四端连接于所述第二MOS管的栅极;第二触发器,所述第二触发器的第一端连接于所述时钟信号端,所述第二触发器
的第二端连接于所述第二比较器的输出端,所述第二触发器的第三端连接于所述第四MOS管的栅极,所述第二触发器的第四端连接于所述第三MOS管的栅极。
[0012]作为进一步改进的,所述第三分电路包括:电流源;第三电容,所述第三电容的一端连接于所述电流源,所述第三电容的另一端接地;控制开关,所述控制开关并联于所述第三电容,所述控制开关的控制端连接于所述第二MOS管的栅极。
[0013]作为进一步改进的,所述第四分电路还包括:第一电阻,所述第一电阻的一端连接于电压输出端,所述第一电阻的另一端连接于所述运算放大器的负相输入端;第二电阻,所述第二电阻的一端连接于所述运算放大器的负相输入端,所述第二电阻的另一端接地;电源,所述电源的正极连接于所述运算放大器的正相输入端,所述电源的负极接地;第三电阻,所述第三电阻的一端连接于所述运算放大器的输出端;第四电容,所述第四电容一端连接于所述第三电阻,所述第四电容的另一端接地。
[0014]作为进一步改进的,所述比较模块包括:第一比较器,所述第一比较器的正相输入端连接于所述加法单元的输出端;第二比较器,所述第二比较器的正相输入端连接于所述第一比较器的正相输入端;第一差值计算单元,所述第一差值计算单元连接于所述第一比较器的反相输入端;第二差值计算单元,所述第二差值计算单元连接于所述第二比较器的反相输入端。
[0015]作为进一步改进的,所述第一MOS管、所述第二MOS管、所述第三MOS 管和所述第四MOS管均为N沟道型MOS管。
[0016]本技术的有益效果为:采用Buck和Boost leg错开峰值比较值方法实现对四开关电路的闭环控制,本技术设计巧妙,控制方法简单且易实现,降低了四开关控制电路的成本。
附图说明
[0017]图1是一种四开关电路图。
[0018]图2是本技术实施例一提供的一种四开关控制电路图。
[0019]图3是本技术实施例一提供的Buck

Boost的逻辑控制信号和 MOSFET驱动波形图。
[0020]图4是输入电压大于输出电压时本技术实施例一提供的 Buck

Boost的MOSFET驱动信号和电感电流波形图。
[0021]图5是输入电压小于输出电压时本技术实施例一提供的 Buck

Boost的MOSFET驱动信号和电感电流波形图。
[0022]图6是本技术实施例二提供的一种四开关控制电路图。
[0023]图7是本技术实施例二提供的Buck

Boost的逻辑控制信号和 MOSFET驱动波形图。
[0024]图中:
[0025]1.第一分电路
ꢀꢀꢀꢀꢀꢀꢀꢀꢀ
2.第二分电路
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
21.第一比较器
[0026]22.第二比较器
ꢀꢀꢀꢀꢀꢀꢀꢀ
23.电压放大器
ꢀꢀꢀꢀꢀꢀꢀꢀꢀ
24.第一触发器
[0027]25.第二触发器
ꢀꢀꢀꢀꢀꢀꢀꢀ
26.第一差值计算单元
ꢀꢀꢀ
27.第二差值计算单元
[0028]3.第三分电路
ꢀꢀꢀꢀꢀꢀꢀꢀꢀ
31.电流源
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
32.控制开关
[0029]4.第四分电路
ꢀꢀꢀꢀꢀꢀꢀꢀꢀ
41.第一电阻
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
42.第二电阻
[0030]43.第三电阻
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
44.第四电容
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
5.加法单元
具体实施方式
[0031]为使本技术实施方式的目的、技术方案和优点更加清楚,下面将结合本技术实施方式中的附图,对本技术实施方式中的技术方案进行清楚、完整地描述,显然,所描述的实施方式是本技术一部分实施方式,而不是全部的实施方式。基于本技术中的实施方式,本领域普通技术人本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种四开关控制电路,其特征在于,包括:第一分电路,所述第一分电路包括第一MOS管、第二MOS管、第三MOS管和第四MOS管;第二分电路,所述第二分电路包括比较模块和触发模块;第三分电路;加法单元,所述第一分电路连接于所述加法单元的第一输入端,所述第三分电路连接于所述加法单元的第二输入端,所述第二分电路连接于所述加法单元的输出端,所述第一分电路的电压和所述第三分电路的电压累加至所述第二分电路;第四分电路,所述第四分电路连接于所述第一分电路,所述第四分电路包括运算放大器,所述第二分电路采用所述运算放大器的输出电压。2.根据权利要求1所述的一种四开关控制电路,其特征在于,所述第一MOS管的漏极连接于电压输入端,所述第一MOS管的漏极连接于所述加法单元的第一输入端,所述第二MOS管的漏极连接于所述第一MOS管的源极,所述第二MOS管的源极接地,所述第三MOS管的漏极连接于电压输出端,所述第四MOS管的漏极连接于所述第三MOS管的源极,所述第四MOS管的源极接地。3.根据权利要求2所述的一种四开关控制电路,其特征在于,所述第一分电路还包括:第一电容,所述第一电容的一端连接于所述电压输入端,所述第一电容的另一端接地;第二电容,所述第二电容的一端连接于所述电压输出端,所述第二电容的另一端接地;电感,所述电感的一端连接于所述第一MOS管的源极,所述电感的另一端连接于所述第三MOS管的源极。4.根据权利要求2所述的一种四开关控制电路,其特征在于,所述比较模块包括:第一比较器,所述第一比较器的正相输入端连接于所述加法单元的输出端;第二比较器,所述第二比较器的反相输入端连接于所述第一比较器的反相输入端;电压放大器,所述电压放大器的正相输入端连接于所述第一比较器的正相输入端,所述电压放大器的反相输入端接地;第一差值计算单元,所述第一差值计算单元均连接于所述第一比较器的反相输入端和所述第二比较器的反相输入端。5.根据权利要求4所述的一种四开关控制电路,其特征在于,所述触发...

【专利技术属性】
技术研发人员:黄敏光林风方兵洲郑清良
申请(专利权)人:拓尔微电子股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1