数据处理方法、装置、芯片及介质制造方法及图纸

技术编号:33634516 阅读:35 留言:0更新日期:2022-06-02 01:44
本说明书提供一种数据处理方法、装置、芯片及介质,属于数据处理技术领域。该方法通过在位置相邻的两个计算核之间设置目标电路,以便通过计算核之间设置的目标电路,来获取各个计算核的工作状态,从而根据各个计算核的工作状态,在第一目标区域内的计算核均处于空闲状态的情况下,控制第一目标区域内的计算核,同步进行数据处理,实现众核芯片内计算核的局部同步,相对于众核芯片内计算核的全局同步而言,处理过程更加灵活,从而使得数据处理效率更高。更高。更高。

【技术实现步骤摘要】
数据处理方法、装置、芯片及介质


[0001]本说明书涉及数据处理
,尤其涉及一种数据处理方法、装置、芯片及介质。

技术介绍

[0002]随着高性能计算需求的日益增加,众核芯片作为一种计算核数量较多、计算能力较强的芯片,其研究逐渐成为芯片研究领域的重要研究方向之一。
[0003]相关技术中,众核芯片在通过多个计算核进行数据处理的过程中,这多个计算核的数据处理过程是全局同步的,也即是,在通过这多个计算核处理需要等待所有计算核的数据处理过程均执行完成,才能继续后续的数据处理过程,一旦这多个计算核中存在一个计算核尚未完成数据处理过程,则会导致后续的数据处理过程无法进行,从而使得导致数据处理效率较低。

技术实现思路

[0004]为克服相关技术中存在的问题,本说明书提供了一种数据处理方法、装置、终端及介质。
[0005]根据本说明书实施例的第一方面,提供一种数据处理方法,应用于众核芯片,该众核芯片包括多个计算核,该众核芯片上位置相邻的两个计算核之间设置有目标电路,该方法包括:
[0006]基于该计算核之间设置的本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种数据处理方法,其特征在于,应用于众核芯片,所述众核芯片包括多个计算核,所述众核芯片上位置相邻的两个计算核之间设置有目标电路,所述方法包括:基于所述计算核之间设置的目标电路,获取各个计算核的工作状态;根据获取的各个计算核的工作状态,确定第一目标区域内的计算核均处于空闲状态;控制所述第一目标区域内的计算核,同步进行数据处理。2.根据权利要求1所述的方法,其特征在于,在所述控制所述第一目标区域内的计算核,同步进行数据处理的过程中,所述方法还包括:在确定第二目标区域内的计算核均处于空闲状态的情况下,控制所述第二目标区域内的计算核,同步进行数据处理;并且,所述第二目标区域内的计算核与所述第一目标区域内的计算核部分重复或不重复。3.根据权利要求1所述的方法,其特征在于,所述根据获取的各个计算核的工作状态,确定第一目标区域内的计算核均处于空闲状态,包括:通过所述目标电路,获取所述目标电路连接的任意两个计算核的工作状态;在连接的任意两个计算核均处于空闲状态的情况下,将连接的两个计算核确定为第一子区域核;将多个相连的所述第一子区域核的计算核,确定为所述第一目标区域内的计算核。4.根据权利要求1所述的方法,其特征在于,所述目标电路为或电路。5.根据权利要求4所述的方法,其特征在于,所述或电路为包含开关的或电路。6.根据权利要求4所述的方法,其特征在于,对于所述目标电路所连接的两个计算核中的任意一个计算核,在所述计算核处于空闲状态的...

【专利技术属性】
技术研发人员:沈杨书何伟
申请(专利权)人:北京灵汐科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1