总线供电发射机制造技术

技术编号:3345928 阅读:144 留言:0更新日期:2012-04-11 18:40
一种通过通信线路提供电力的总线供电发射机,其具有:存储数据的存储器、向存储器输出指令的CPU,该指令指示将数据写入存储器以及将存储在存储器中的数据擦除。该CPU具有擦除控制部分,该擦除控制部分在擦除开始之后和擦除完成之前的期间,交替和反复输出擦除中止指令和擦除恢复指令,其中擦除中止指令指示中止存储在存储器中的数据擦除,擦除恢复指令指示恢复中止的擦除。

【技术实现步骤摘要】

本专利技术涉及总线供电发射机,该发射机具有存储器,根据从CPU输出的指令,该存储器中的数据被写入和擦除,并且,从双线通信线路提供驱动电力。
技术介绍
以下文件涉及关于总线供电发射机的
技术介绍
。JP-A-2002-354714引用为
技术介绍
。图4是功能模块图,示出JP-A-2002-354714披露的传统的双线总线供电发射机的实例。图4中,参考标号1和2表示总线连接端子,驱动电力从位于远处的外设经由诸如与其连接的双线通信线路提供给该总线连接端子。该总线供电发射机通过用数字信号与外设通信,以调制供电电流的值。与总线供电发射机连接的通信线路是,例如Foundation Fieldbus现场总线和Profibus现场总线。参考标号3表示CPU,参考标号4表示通信接口。通信接口4经由CPU总线5与CPU3通信。参考标号6表示快速ROM(flashROM),其也是经由CPU总线5与CPU3通信。CPU3处理从设在现场的传感器(未显示)输入的信号。CPU3还将通过对从发射器提供的供电电流Iout进行调制而生成的信号,经由通信接口4提供给外设,并且利用在总线连接端子1的电压V0的变化,经由通信接口4接收外设发送来的信号。参考标号7表示向快速ROM6提供恒定电压V1的串联调节器。晶体管Q1被设置在总线连接端子1和串联调节器7之间,控制供电电流Iout。晶体管Q2被设置在晶体管Q1的基极和参考电位点E之间,控制晶体管Q1的基极电流。运算放大器Q3控制晶体管Q2的基极电位。电阻R1被设置在总线连接端子2和参考电位点E之间,并且生成与供电电流Iout成比例的电压。通过使用电阻R2和R3,该电压和参考电压Vr之间的压差被分压,所得到的反馈电压Vf被供给运算放大器Q3的非反向输入端子。由通过使用电阻R4和R5对参考电压Vr分压得到的设定电压Vs被提供到运算放大器Q3的反向输入端子。从而,由主要具有晶体管Q1和Q2以及运算放大器Q3的反馈控制系统控制供电电流Iout,以使反馈电压Vf等于设定电压Vs。从通信接口4发送的发射信号TX经由电容C1,通过调制反馈电压Vf而调制供电电流Iout。另一方面,从外设发送的发射信号V0经由电容C2,作为接收信号RX提供到通信接口4,该发射信号V0叠加在总线连接端子1和2之间形成的电压之上。参考符号SW表示开关,该开关依照从CPU3输出的信号CNT导通和断开。当开关SW导通时,电阻R6被并联地连接到分压电阻R3,从而分压比减小,并且供电电流因此增加。在CPU3将存储在快速ROM6中的数据擦除的期间内,执行此增加供电电流的操作。也就是说,快速ROM6由串联调节器7生成的电压V1提供电力。通常,开关SW在CPU3的控制下断开,以便快速ROM6在供电电流Iout小的情况下工作。然而,当从外设向快速ROM6下载数据时,开关SW在CPU3的控制下导通,从而增加供电电流Iout,提供用于从快速ROM6擦除数据所需要的电流。当从外设向快速ROM下载软件时,将要执行的操作是在扇区单元中将存储在快速ROM里的数据擦除后或者快速ROM里的整个芯片被一次擦除后,在其上逐段地写入通过通信发送的数据。通常,用于快速ROM的擦除/写入电流的量在20mA至30mA的范围。将擦除期间与写入期间比较,每段数据的写入期间是几十微秒(μsec)并且如此短。所以,尽管在现有技术的情况下,也不必增加供电电流。然而,对于擦除阶段,需要用于其擦除的时间在几百微秒(msec)到几秒的范围内。于是,需要增大快速ROM的擦除电流的量。例如,在与Foundation Fieldbus现场总线兼容的总线供电发射机的情况中,通常,在正常工作期间提供的供电电流的范围是10mA至18mA。所以,当向其内下载软件时,供电电流应被设定成正常工作期间提供的电流的两倍,以确保用于快速ROM的擦除电流。所以,与位于远处位置的单一电源可以连接的发射机受到限制,即,其中使用的部件昂贵,并且其电路设计困难。
技术实现思路
本专利技术的目的是提供能抑制软件下载期间供电电流增加的总线供电发射机。本专利技术提供了一种通过通信线路提供电力的总线供电发射机,其具有存储数据的存储器;以及向存储器输出指令的CPU,该指令指示将数据写入存储器以及将存储在存储器中的数据擦除,其中CPU具有擦除控制部分,所述擦除控制部分在擦除开始后和擦除完成前的期间内,交替地并反复地输出擦除中止指令和擦除恢复指令,该擦除中止指令指示中止对存储在存储器中的数据的擦除,该擦除恢复指令指示恢复中止的擦除。更进一步,擦除控制部分基于预定的占空比,输出擦除中止指令和擦除恢复指令。该总线供电发射机还具有第一初级延迟电路,其设置在用于为存储器提供恒定电压的串联调节器和存储器之间。该总线供电发射机还具有第二初级延迟电路,其设置在通信线路和串联调节器之间。第一初级延迟电路具有电阻和电容。第二初级延迟电路具有电阻和电容。该总线供电发射机还具有供电电流变化部分,在存储在存储器中的数据擦除开始之后和擦除完成的期间内,该供电电流变化部分增加供给通信线路的供电电流。CPU具有供电电流变化部分。作为另一种替代方案,外设包括供电电流变化部分。根据该总线供电发射机,在存储器擦除期间,可以不将其供电电流增加到用于擦除存储器中存储的数据的擦除电流,而执行擦除操作。因此,即使为了在向快速ROM下载软件时保证用于其的擦除电流的情况下,也不必将供电电流增加到等于或者大于正常操作期间所提供的两倍。减轻了对可以连接到位于远处位置的单一电源的发射机数量的限制。而且,其中所用的部件数量少了,使得其电路设计也容易了。附图说明图1是功能模块图,图示根据本专利技术的总线供电发射机的实施例。图2A和图2B是时序图,图示由CPU100执行的擦除控制操作。图3是功能模块图,图示应用本专利技术的总线供电发射机的另一实施例。图4是功能模块图,图示传统的双线总线供电发射机的实例。具体实施例方式参考附图,详细描述根据本专利技术实施例的总线供电发射机。图1是功能模块图,图示根据本专利技术的总线供电发射机的实施例。图1中,用与图4所示的传统总线供电发射机的参考标号相同的参考标号表示的部件具有相同或者相似的功能,因此省略它们的描述。下面,描述本实施例的总线供电发射机的特性。图1中参考标号100表示本实施例的总线供电发射机中的CPU。快速ROM6经由CPU总线5与CPU100相连。通过向快速ROM6提供指令,CPU100从快速ROM6读取数据、向快速ROM6写入数据、并且擦除存储在快速ROM6里的数据。参考标号101表示设置在CPU100内的擦除控制部分。通过向快速ROM6输出擦除指令102、擦除中止指令103、和擦除恢复指令104,擦除控制部分101控制存储在快速ROM6里的数据的擦除。通过使用擦除控制部分101的计时器功能输出那些指令。图2A和2B是时序图,图示擦除控制部分101的操作。图2A表示从时间t0到时间t1快速ROM被擦除的擦除期间。图2B表示通过使用在该擦除期间产生的擦除指令、擦除中止指令和擦除恢复指令执行的控制操作。通过使用这些指令执行的操作以预定的占空比进行反复。在从擦除开始/恢复至擦除中止的擦除期间Ton内,快速ROM6的消耗电流值为Ion。在擦除期间内提供擦除中止指令的情况下,本文档来自技高网
...

【技术保护点】
一种通过通信线路提供电力的总线供电发射机,包括:存储数据的存储器;和向所述存储器输出指令的CPU,所述指令指示将数据写入所述存储器以及将存储在所述存储器中的数据擦除,其中,所述CPU具有擦除控制部分,所述擦除控制部分 在所述擦除开始后和所述擦除完成前的期间内,交替地并反复地输出擦除中止指令和擦除恢复指令,所述擦除中止指令指示中止对存储在所述存储器中的数据的擦除,所述擦除恢复指令指示恢复所述被中止的擦除。

【技术特征摘要】
JP 2004-2-12 2004-0344151.一种通过通信线路提供电力的总线供电发射机,包括存储数据的存储器;和向所述存储器输出指令的CPU,所述指令指示将数据写入所述存储器以及将存储在所述存储器中的数据擦除,其中,所述CPU具有擦除控制部分,所述擦除控制部分在所述擦除开始后和所述擦除完成前的期间内,交替地并反复地输出擦除中止指令和擦除恢复指令,所述擦除中止指令指示中止对存储在所述存储器中的数据的擦除,所述擦除恢复指令指示恢复所述被中止的擦除。2.根据权利要求1所述的总线供电发射机,其中,所述擦除控制部分基于预定的占空比,输出所述擦除中止指令和所述擦除恢复指令。3.根据权利要求1所述的总线供电发射机,进一步包括第一初级延...

【专利技术属性】
技术研发人员:前田直树
申请(专利权)人:横河电机株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利