像素电路及显示面板制造技术

技术编号:33452230 阅读:40 留言:0更新日期:2022-05-19 00:35
本申请公开了一种像素电路及显示面板,该像素电路包括发光器件、驱动晶体管、脉幅调制模块以及脉宽调制模块,脉幅调制模块与发光器件电性连接,脉幅调制模块与驱动晶体管电性连接,脉宽调制模块与驱动晶体管的栅极电性连接,通过在驱动晶体管的栅极电性连接脉宽调制模块,脉宽调制模块可以通过漏电在低灰阶显示时关闭或者关断驱动晶体管,进而控制发光器件的发光时间,相比于三角波信号难以控制发光时间,脉宽调制模块通过漏电能够更加精准地控制低灰阶显示时的发光时间。低灰阶显示时的发光时间。低灰阶显示时的发光时间。

【技术实现步骤摘要】
像素电路及显示面板


[0001]本申请涉及显示
,具体涉及一种像素电路及显示面板。

技术介绍

[0002]显示技术的驱动方式包括PAM(Pulse Amplitude Modulation,脉冲幅度调制)、PWM(Pulse Width Modulation,脉冲宽度调制)以及PHM(PAM与PWM两者的混合),其中,PWM驱动对驱动芯片的要求高,PAM驱动在低灰阶显示时画质不良,而PWM和PAM混合驱动即PHM驱动可综合二者优点,改善对方缺点,因此,得到了广泛研究。
[0003]但是,传统的PHM驱动技术方案中采用三角波信号控制发光时间,导致发光时间难以控制。
[0004]需要注意的是,上述关于
技术介绍
的介绍仅仅是为了便于清楚、完整地理解本申请的技术方案。因此,不能仅仅由于其出现在本申请的
技术介绍
中,而认为上述所涉及到的技术方案为本领域所属技术人员所公知。

技术实现思路

[0005]本申请提供一种像素电路及显示面板,以缓解发光时间难以控制的技术问题。
[0006]第一方面,本申请提供一种像素电路,本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:发光器件;驱动晶体管,与所述发光器件电性连接;脉幅调制模块,所述脉幅调制模块与所述驱动晶体管电性连接;以及脉宽调制模块,所述脉宽调制模块与所述驱动晶体管的栅极电性连接,用于在低灰阶显示时通过漏电控制所述发光器件的发光时间。2.根据权利要求1所述的像素电路,其特征在于,所述脉宽调制模块包括:电位写入单元;漏电单元,所述漏电单元的一端与所述电位写入单元的输出端电性连接,所述漏电单元的另一端接入低电位信号;以及发光时间控制单元,所述发光时间控制单元的受控端与所述电位写入单元的输出端电性连接,所述发光时间控制单元的一端与所述驱动晶体管的栅极电性连接,所述发光时间控制单元的另一端接入第一控制信号。3.根据权利要求2所述的像素电路,其特征在于,所述发光时间控制单元包括第一晶体管,所述第一晶体管的栅极与所述电位写入单元的输出端电性连接,所述第一晶体管的源极/漏极中的一个与所述驱动晶体管的栅极电性连接,所述第一晶体管的源极/漏极中的另一个接入所述第一控制信号;其中,所述第一晶体管为P沟道型薄膜晶体管。4.根据权利要求2所述的像素电路,其特征在于,所述脉宽调制模块还包括反相器,所述反相器的输入端与所述漏电单元的一端电性连接,所述反相器的输出端与所述发光时间控制单元的受控端电性连接。5.根据权利要求4所述的像素电路,其特征在于,所述发光时间控制单元包括第一晶体管,所述第一晶体管的栅极与所述反相器的输出端电性连接,所述第一晶体管的源极/漏极中的一个与所述驱动晶体管的栅极电性连接,所述第一晶体管的源极/漏极中的另一个接入所述第一控制信号;其中,所述...

【专利技术属性】
技术研发人员:朱方艳
申请(专利权)人:TCL华星光电技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1