栅极驱动单元、栅极驱动电路、栅极驱动方法和显示装置制造方法及图纸

技术编号:33422437 阅读:22 留言:0更新日期:2022-05-19 00:14
本发明专利技术提供一种栅极驱动单元、栅极驱动电路、栅极驱动方法和显示装置。栅极驱动单包括上拉节点去噪电路、下拉节点控制电路、上拉节点控制电路和储能电路;上拉节点去噪电路分别在下拉节点的电位的控制下,控制第一上拉节点与输入端之间连通或断开;上拉节点控制电路在防漏电控制端提供的防漏电控制电压的控制下,控制第一上拉节点和第二上拉节点之间连通或断开,并用于维持第二上拉节点的电位;储能电路与第二上拉节点电连接,用于储存电能。本发明专利技术解决现有技术中在输入阶段为上拉节点的充电能力不足,并在输入阶段和输出阶段之间的时间段无法拉低下拉节点的电位的问题。间段无法拉低下拉节点的电位的问题。间段无法拉低下拉节点的电位的问题。

【技术实现步骤摘要】
栅极驱动单元、栅极驱动电路、栅极驱动方法和显示装置


[0001]本专利技术涉及显示
,尤其涉及一种栅极驱动单元、栅极驱动电路、栅极驱动方法和显示装置。

技术介绍

[0002]在现有的栅极驱动单元中,上拉节点和下拉节点是竞争连接关系,输入端提供的输入信号为上拉节点充电,上拉节点通过下拉TFT(薄膜晶体管)拉低下拉节点的电位,但是下拉节点同时通过去噪TFT拉低上拉节点的电位,当在输入阶段,下拉节点的电位较高时,会造成无法对上拉节点充电,从而无栅极驱动信号输出。并且,现有的栅极驱动单元在工作时,在输入阶段和输出阶段之间的时间段(当栅极驱动单元采用的时钟信号的占空比不等于0.5时,输入阶段和输出阶段之间会间隔一个时间段),会由于漏电而使得上拉节点的电位降低,而导致无法控制拉低下拉节点的电位的情况发生。

技术实现思路

[0003]本专利技术的主要目的在于提供一种栅极驱动单元、栅极驱动电路、栅极驱动方法和显示装置,解决现有技术中在输入阶段为上拉节点的充电能力不足,并在输入阶段和输出阶段之间的时间段无法拉低下拉节点的电位的问题。
...

【技术保护点】

【技术特征摘要】
1.一种栅极驱动单元,其特征在于,包括上拉节点去噪电路、下拉节点控制电路、上拉节点控制电路和储能电路;所述上拉节点去噪电路分别与输入端、下拉节点和第一上拉节点电连接,用于在所述下拉节点的电位的控制下,控制所述第一上拉节点与所述输入端之间连通或断开;所述下拉节点控制电路分别与第二上拉节点、下拉节点和所述输入端电连接,用于在所述控制电压端提供的控制电压的控制下,控制下拉节点的电位,并用于在所述第二上拉节点的电位的控制下,控制所述下拉节点与所述输入端之间连通或断开;所述上拉节点控制电路分别与防漏电控制端、第一上拉节点和第二上拉节点电连接,用于在所述防漏电控制端提供的防漏电控制电压的控制下,控制所述第一上拉节点和所述第二上拉节点之间连通或断开,并用于维持所述第二上拉节点的电位;所述储能电路与所述第二上拉节点电连接,用于储存电能。2.如权利要求1所述的栅极驱动单元,其特征在于,所述上拉节点去噪电路与一个下拉节点电连接,所述上拉节点去噪电路包括上拉节点去噪晶体管;所述上拉节点去噪晶体管的控制极与所述下拉节点电连接,所述上拉节点去噪晶体管的第一极与所述上拉节点电连接,所述上拉节点去噪晶体管的第二极与所述输入端电连接;或者,所述下拉节点包括第一下拉节点和第二下拉节点;所述上拉节点去噪电路包括第一上拉节点去噪晶体管和第二上拉节点去噪晶体管;所述第一上拉节点去噪晶体管的控制极与所述第一下拉节点电连接,所述第一上拉节点去噪晶体管的第一极与所述上拉节点电连接,所述第一上拉节点去噪晶体管的第二极与所述输入端电连接;所述第二上拉节点去噪晶体管的控制极与所述第二下拉节点电连接,所述第二上拉节点去噪晶体管的第一极与所述上拉节点电连接,所述第二上拉节点去噪晶体管的第二极与所述输入端电连接。3.如权利要求1所述的栅极驱动单元,其特征在于,所述防漏电控制端为所述下拉节点;所述栅极驱动单元还包括第一上拉节点复位电路;所述第一上拉节点复位电路分别与复位端、第二上拉节点和复位电压端电连接,用于在所述复位端提供的复位信号的控制下,控制所述第二上拉节点与所述复位电压端之间连通或断开。4.如权利要求1所述的栅极驱动单元,其特征在于,所述防漏电控制端为所述控制电压端或所述下拉节点;所述上拉节点控制电路包括上拉控制晶体管,所述储能电路包括存储电容;所述上拉控制晶体管的栅极与所述控制电压端或所述下拉节点电连接,所述上拉控制晶体管的第一极与所述第二上拉节点电连接,所述上拉控制晶体管的第二极与所述第一上拉节点电连接;所述存储电容的第一端与所述第二上拉节点电连接,所述存储电容的第二端与栅极驱动信号输出端电连接。5.如权利要求2所述的栅极驱动单元,其特征在于,所述下拉节点包括第一下拉节点和第二下拉节点,所述控制电压端包括第一控制电压端和第二控制电压端;所述下拉节点控制电路用于在所述第一控制电压端提供的第一控制电压的控制下,控制所述第一下拉节点的电位,并在所述第二上拉节点的控制下,控制所述第一下拉节点与
输入端之间连通或断开,并用于在所述第二控制电压端提供的第二控制电压的控制下,控制所述第二下拉节点的电位,并在所述第二上拉节点的控制下,控制所述第二下拉节点与所述输入端电连接。6.如权利要求5所述的栅极驱动单元,其特征在于,所述上拉节点控制电路包括第一上拉控制晶体管和第二上拉控制晶体管;所述储能电路包括存储电容;所述第一上拉控制晶体管的控制极与所述第一下拉节点电连接,所述第一上拉控制晶体管的第一极与所述第二上拉节点电连接,所述第一上拉控制晶体管的第二极与所述第一上拉节点电连接;所述第二上拉控制晶体管的控制极与所述第二下拉节点电连接,所述第二上拉控制晶体管的第一极与所述第二上拉节点电连接,所述第二上拉控制晶体管的第二极与所述第一上拉节点电连接;所述存储电容的第一端与所述第二上拉节点电连接,所述存储电容的第二端与栅极驱动信号输出端电连接。7.如权利要求5所述的栅极驱动单元,其特征在于,所述上拉节点控制电路包括第一上拉控制晶体管和第二上拉控制晶体管,所述储能电路包括存储电容;所述第一上拉控制晶体管的控制极与第一控制电压端电连接,所述第一上拉控制晶体管的第一极与所述第二上拉节点电连接,所述第一上拉控制晶体管的第二极与所述第一上拉节点电连接;所述第二上拉控制晶体管的控制极与所述第二控制电压端电连接,所述第二上拉控制晶体管的第一极与所述第二上拉节点电连接,所述第二上拉控制晶体管的第二极与所述第一上拉节点电连接;所述存储电容的第一端与所述第二上拉节点电连接,所述存储电容的第二端与栅极驱动信号输出端电连接。8.如权利要求5所述的栅极驱动...

【专利技术属性】
技术研发人员:王志冲袁广才李付强冯京栾兴龙刘鹏
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1