串联式噪声吸收电路制造技术

技术编号:33418054 阅读:26 留言:0更新日期:2022-05-19 00:11
本发明专利技术涉及一种串联式噪声吸收电路,包含:差动信号传输线以及阻抗匹配电路。差动信号传输线电性连接于两信号馈入线,差动信号传输线具有第一传输线及第二传输线,第一传输线及第二传输线用以接收来自两信号馈入线的差动输入电信号。阻抗匹配电路串联于第二传输线,阻抗匹配电路用以接收来自噪声反射电路的反射电信号,并匹配对应串联式噪声吸收电路的输入阻抗与对应两信号馈入线的共模特征阻抗,其中阻抗匹配电路与噪声反射电路之间具有最小电气长度,且最小电气长度关联于阻抗匹配电路的匹配阻抗的实部以及虚部。路的匹配阻抗的实部以及虚部。路的匹配阻抗的实部以及虚部。

【技术实现步骤摘要】
串联式噪声吸收电路


[0001]本专利技术涉及一种串联式噪声吸收电路,特别涉及一种可以增加噪声吸收电路的设计参数的串联式噪声吸收电路。

技术介绍

[0002]差动信号是由两个大小相同但相位相反的信号组成,且被广泛地应用于高速数字电路中。然而,共模噪声(common noise)则是因电路的输出信号不对称,且电路板上非对称的走线方式,进而发生共模噪声对信号传输产生干扰的问题。共模噪声滤波器(common

mode noise filter)常见用于抑制共模噪声,而共模噪声滤波器又可分为反射型共模噪声滤波器(reflective common

mode noise filter,R

CMF)与吸收型共模噪声滤波器(absorptive common

mode noise filter,A

CMF)。
[0003]吸收型共模噪声滤波器通常是使用蘑菇型(mushroom)的架构,此架构在噪声吸收端使用了三层电路板架构,其中阻抗匹配电路(matching circuit)并联于反射型共模噪声滤波器,而阻抗匹配电路用以吸收双频段的共模噪声。阻抗匹配电路的设计参数可是依据例如为蜿蜒传输线的差动信号传输线、吸收型共模噪声滤波器中的电感性传输线以及平板电容器的各一个参数取得,以实现阻抗匹配,进而达到吸收双频段的共模噪声的效果。然而,此设计方式不仅因要使用较多层的电路板而增加设置成本之外,更增加了吸收型共模噪声滤波器的整体体积。<br/>
技术实现思路

[0004]鉴于上述,本专利技术提供一种以满足上述需求的串联式噪声吸收电路。
[0005]依据本专利技术一实施例的一种串联式噪声吸收电路,电性连接于两信号馈入线,该串联式噪声吸收电路包含:差动信号传输线,电性连接于该两信号馈入线,该差动信号传输线具有第一传输线及第二传输线,该第一传输线及该第二传输线用以从该两信号馈入线接收差动输入电信号;以及阻抗匹配电路,串联于该第二传输线,该阻抗匹配电路用以接收来自噪声反射电路的反射电信号,并匹配对应该串联式噪声吸收电路的输入阻抗与对应该两信号馈入线的共模特征阻抗,其中该阻抗匹配电路与该噪声反射电路之间具有最小电气长度,且该最小电气长度关联于该阻抗匹配电路的匹配阻抗的实部以及虚部。
[0006]以上关于本公开内容的说明及以下实施方式的说明用以示范与解释本专利技术的精神与原理,并且提供本专利技术的专利申请范围更进一步的解释。
附图说明
[0007]图1是依据本专利技术一实施例所绘示的串联式噪声吸收电路的等效电路示意图。
[0008]图2是依据本专利技术一实施例所绘示的串联式噪声吸收电路的结构示意图。
[0009]图3是依据图1所绘示的串联式噪声吸收电路的等效电路图。
[0010]图4是依据本专利技术一实施例所绘示的电器长度与匹配阻抗的关系图。
[0011]附图标记说明:
[0012]FL
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
信号馈入线
[0013]DL
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
差动信号传输线
[0014]TL1
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
第一传输线
[0015]TL2
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
第二传输线
[0016]MC
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
阻抗匹配电路
[0017]P1
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
第一端口
[0018]P2
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
第二端口
[0019]R

CMF
ꢀꢀꢀꢀꢀꢀꢀꢀ
噪声反射电路
[0020]SUB
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
基板
[0021]GND
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
接地层
[0022]d
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
最小电气长度
[0023]Z
in
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
输入阻抗
[0024]Z
0e
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
共模特征阻抗
[0025]Z
11
、Z
12
、Z
22
ꢀꢀꢀꢀ
开路阻抗矩阵的参数
[0026]Y
m
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
匹配阻抗
具体实施方式
[0027]以下在实施方式中详细叙述本专利技术的详细特征以及优点,其内容足以使任何本领域技术人员了解本专利技术的
技术实现思路
并据以实施,且根据本说明书所公开的内容、权利要求书及图式,任何本领域技术人员可轻易地理解本专利技术相关的目的及优点。以下实施例进一步详细说明本专利技术的观点,但非以任何观点限制本专利技术的范围。
[0028]请参考图1,图1是依据本专利技术一实施例所绘示的串联式噪声吸收电路的等效电路示意图。其中,本专利技术的串联式噪声吸收电路可应用于服务器的电路布局或车载电子产品的电路布局中,但并不以此为限。
[0029]本专利技术的串联式噪声吸收电路包含两信号馈入线FL、差动信号传输线DL以及阻抗匹配电路MC,其中差动信号传输线DTL具有第一传输线TL1及第二传输线TL2,且图1所示的差动信号传输线DL以及阻抗匹配电路MC的架构即为共模噪声吸收电路(absorptive common

mode filter,A

CMF)。
[0030]两信号馈入线FL通过第一端口P1电性连接于差动信号传输线DL的第一传输线TL1及第二传输线TL2,以将一差动输入电信号传输至第一传输线TL1及第二传输线TL2,且第一传输线TL1电性连接于噪声反射电路R

CMF,以接收来自噪声反射电路R

CMF的反射电信号。
[0031]详言之,两信号馈入线FL通过第一端口P1将差动输入电信号传输至差动信号传输线DL的第一传输线TL1,第一传输线TL1并将差动输入电信号传输至电性连接于其的噪声反射电路R

CMF,噪声反射电路R

CMF通过第二端口P2将差动输入电信号传输至其后端的电路,并通过另一第二端口P2从其后端电路接收对应该差动输入电信号的反射电信号。
[0032]噪声反射电路R

CMF将反射电信号传输至第二传输线TL2,以进一步将反射电信号传输至串联于第二传输线TL2的阻抗匹配电路MC,以借由阻抗匹配电路MC串联于第二传输线TL2的结构吸收反射电信号中的噪声。
[0033]据此,相较于现有的蘑菇型(mushroom)结构,本专利技术所示的串联式噪声吸收电路可以实现于两层的电路板架构,大幅降低了噪声吸收电路的设置成本以及整体体积。
[0034]请先参考图2,图2是依据本专利技术一实施例所绘示的串联式噪声吸收电路的结构示意图。
[0035]本专利技术的串联式噪声吸本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种串联式噪声吸收电路,电性连接于两信号馈入线,该串联式噪声吸收电路包含:差动信号传输线,电性连接于该两信号馈入线,该差动信号传输线具有第一传输线及第二传输线,该第一传输线及该第二传输线用以从该两信号馈入线接收差动输入电信号;以及阻抗匹配电路,串联于该第二传输线,该阻抗匹配电路用以接收来自噪声反射电路的反射电信号,并匹配对应该串联式噪声吸收电路的输入阻抗与对应该两信号馈入线的共模特征阻抗,其中该阻抗匹配电路与该噪声反射电路之间具有最小电气长度,且该最小电气长度关联于该阻抗匹配电路的匹配阻抗的实部以及虚部。2.根据权利要求1所述的串联式噪声吸收电路,其中该最小电气长度通过阻抗匹配公式而得,该阻抗匹配公式是该共模特征阻抗等于该阻抗匹配电路的该匹配阻抗。3.根据权利要求1所述的串联式噪声吸收电路,其中该阻抗匹配电路包含电阻元件,该电阻元件的电阻值关联于该最小电气长度所对应的该匹配阻抗的该实部。4.根据权利要求1所述的串联式噪声吸收电路,其中该阻抗匹配电路包含电容元件以及电感元件,该电容元件的电容值及该电感元件的电感值关联于该最小电气长度所对应的该匹配阻抗的该虚部。5.根据权利要求2所述的串联式噪声吸收电路,其中该差动信号传输线、该阻抗匹配电路及该噪声反射电路配置为T型等效电路,该阻抗匹配公式包含:Z
in
=Z
0e
;Z
in
=(Z
11

Z
12
)+[(Z
22

Z
12
+Z
R
)//Z
12
]+1/Y
m
;以及1/Y
m
=Z
0e
‑...

【专利技术属性】
技术研发人员:陈彦豪林丁丙庄承义
申请(专利权)人:英业达股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1