像素驱动电路、驱动方法及显示装置制造方法及图纸

技术编号:33350848 阅读:16 留言:0更新日期:2022-05-08 09:56
本发明专利技术公开了一种像素驱动电路、驱动方法及显示装置,像素驱动电路包括:驱动模块;第一初始化模块,与第一初始化信号线和驱动模块的控制端分别连接,用于在初始化阶段对所述驱动模块的控制端进行初始化;第二初始化模块与第一电源信号线、第二初始化信号线、驱动模块的第一端和驱动模块的第二端分别连接,用于在初始化阶段通过第一电源信号线提供的第一电源信号、第二初始化信号线提供的第二初始化信号分别对驱动模块的第一端和驱动模块的第二端进行初始化,驱动模块缺陷态俘获的电荷数量相同,控制所有像素处于同一磁滞效应下,最终解决整个画面不均一的现象。决整个画面不均一的现象。决整个画面不均一的现象。

【技术实现步骤摘要】
像素驱动电路、驱动方法及显示装置


[0001]本专利技术涉及显示
,尤其涉及一种像素驱动电路、驱动方法及显示装置。

技术介绍

[0002]在有机电致发光(Organic Light

Emitting Diode,简称OLED)显示装置的像素驱动电路中,由于驱动晶体管DTFT的栅绝缘层与有源层之间存在缺陷态,当向DTFT施加不同栅压,同时DTFT的源漏极有电流时,缺陷态俘获不同数量的电荷,具有不同数量电荷的DTFT产生不同的磁滞效应,导致当前帧或第n

1帧的DTFT的状态部分不同。
[0003]显示装置AA区内每一像素电路(piexl)的第n

1帧DTFT的状态存在不同,缺陷态俘获的电荷数量不一致,导致每一像素的DTFT受磁滞效应的影响也不一致,造成第n帧时整个画面显示不均一。

技术实现思路

[0004]基于此,有必要针对上述
技术介绍
中的问题,提供一种像素驱动电路、驱动方法及显示装置,解决画面不均一的现象。
[0005]为解决上述技术问题,本申请的第一方面提出一种像素驱动电路,包括:
[0006]驱动模块,所述驱动模块包括第一端、第二端及控制端;
[0007]第一初始化模块,分别与第一初始化信号线和所述驱动模块的控制端连接,用于在初始化阶段对所述驱动模块的控制端进行初始化;
[0008]第二初始化模块,分别与第一电源信号线、第二初始化信号线、所述驱动模块的第一端和所述驱动模块的第二端连接,用于在所述初始化阶段通过所述第一电源信号线提供的第一电源信号、所述第二初始化信号线提供的第二初始化信号分别对所述驱动模块的第一端和所述驱动模块的第二端进行初始化。
[0009]于上述实施例中提供的像素驱动电路中,通过设置驱动模块、第一初始化模块以及第二初始化模块,在初始化阶段,第一初始化模块初始化驱动模块的控制端,以使驱动模块的控制端的电位与第一初始化信号的电位相同;以及,第二初始化模块在初始化阶段通过第一电源信号线提供的第一电源信号、第二初始化信号线提供的第二初始化信号分别对驱动模块的第一端和驱动模块的第二端进行初始化,以使驱动模块的第一端的电位与第一电源信号的电位相同,及驱动模块的第二端的电位与第二初始信号的电位相同,从而确保对驱动模块的控制端初始化的同时,使得所有像素中驱动模块的三端电位均对应相同,从而确保在同一帧下,保证所有像素内驱动模块缺陷态俘获的电荷数量相同,控制所有像素处于同一磁滞效应下,最终解决整个画面不均一的现象。
[0010]在其中一个实施例中,所述第一初始化信号线提供的第一初始化信号的电位与所述第二初始化信号的电位满足预设关系式:
[0011]|V
ref2

VDD|≥|V
ref1

VDD

V
th
|
[0012]其中,V
ref2
为第二初始化信号的电位,VDD为第一电源信号的电位,V
ref1
为第一初始
化信号的电位,V
th
为所述驱动模块的阈值电压。
[0013]在其中一个实施例中,所述第二初始化模块还与发光器件连接,还用于在数据写入阶段对所述发光器件的阳极进行初始化。
[0014]在其中一个实施例中,所述第二初始化模块包括第一开关管、第二开关管及第三开关管;
[0015]所述第一开关管的控制端与第一发光控制信号线连接,所述第一开关管的第一端与所述第一电源信号线连接,所述第一开关管的第二端与所述驱动模块的第一端连接;
[0016]所述第二开关管的控制端与所述第一发光控制信号线连接,所述第二开关管的第一端与所述驱动模块的第二端连接,所述第二开关管的第二端与发光器件连接;
[0017]所述第三开关管的控制端与第二扫描信号线连接,所述第三开关管的第一端与所述第二开关管的第二端连接,所述第三开关管的第二端与所述第二初始化信号线连接。
[0018]在其中一个实施例中,所述第一初始化模块包括第四开关管及第五开关管;
[0019]所述第四开关管的控制端与第一扫描信号线连接,所述第四开关管的第一端与所述驱动模块的控制端连接;
[0020]所述第五开关管的控制端与所述第一扫描信号线连接,所述第五开关管的第一端与所述第四开关管的第二端连接,所述第五开关管的第二端与所述第一初始化信号线连接。
[0021]在其中一个实施例中,像素驱动电路还包括:
[0022]数据写入模块,分别与所述第一电源信号线、数据信号线、第三扫描信号线、所述驱动模块的第一端、所述驱动模块的第二端及所述驱动模块的控制端连接,用于在数据写入阶段写入并存储所述数据信号线提供的数据信号,以在发光阶段将所述数据信号传输至所述驱动模块的控制端。
[0023]在其中一个实施例中,所述数据写入模块包括数据写入单元、存储单元及数据写入开关单元;
[0024]所述数据写入单元的控制端与所述第三扫描信号线连接,所述数据写入单元的第一端与所述数据信号线连接,所述数据写入单元的第二端与所述驱动模块的第一端连接;
[0025]所述存储单元的第一端与所述第一电源信号线连接,所述存储单元的第二端与所述驱动模块的控制端及连接;
[0026]所述数据写入开关单元的控制端与所述第三扫描信号连接,所述数据写入开关单元的第一端与所述存储单元的第二端连接,所述数据写入开关单元的第二端与所述驱动模块的第二端连接。
[0027]在其中一个实施例中,像素驱动电路还包括:
[0028]发光器件开关模块,所述发光器件开关模块的控制端与第二发光控制信号连接,所述发光器件开关模块的第一端与所述第二初始化模块连接,所述发光器件开关模块的第二端与发光器件连接,用于在所述初始化阶段断开所述第二初始化模块与所述发光器件的连接;
[0029]可选的,发光器件开关模块还用于在数据写入阶段将所述第二初始化信号传输至所述发光器件的阳极。
[0030]本申请的第二方面提出一种像素驱动方法,包括:
[0031]在初始化阶段,控制第一初始化模块初始化驱动模块的控制端;及
[0032]控制第二初始化模块初始化所述驱动模块的第一端和所述驱动模块的第二端。
[0033]于上述实施例中提供的像素驱动方法中,在初始化阶段,控制第一初始化模块初始化驱动模块的控制端,以使驱动模块的控制端的电位与第一初始化信号的电位相同;以及在初始化阶段控制第二初始化模块初始化驱动模块的第一端及驱动模块的第二端,以使驱动模块的第一端的电位与第一电源信号线提供的第一电源信号的电位相同,及驱动模块的第二端的电位与第二初始化信号线提供的第二初始化信号的电位相同,从而确保对驱动模块的控制端初始化的同时,使得所有像素中驱动模块的三端电位均对应相同,保证所有像素内驱动模块缺陷态俘获的电荷数量相同,控制所有像素处于同一磁滞效应下,最终解决整个画面不本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括:驱动模块,所述驱动模块包括第一端、第二端及控制端;第一初始化模块,分别与第一初始化信号线和所述驱动模块的控制端连接,用于在初始化阶段对所述驱动模块的控制端进行初始化;第二初始化模块,分别与第一电源信号线、第二初始化信号线、所述驱动模块的第一端和所述驱动模块的第二端连接,用于在所述初始化阶段通过所述第一电源信号线提供的第一电源信号、所述第二初始化信号线提供的第二初始化信号分别对所述驱动模块的第一端和所述驱动模块的第二端进行初始化。2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一初始化信号线提供的第一初始化信号的电位与所述第二初始化信号的电位满足预设关系式:|V
ref2

VDD|≥|V
ref1

VDD

V
th
|其中,V
ref2
为第二初始化信号的电位,VDD为第一电源信号的电位,V
ref1
为第一初始化信号的电位,V
th
为所述驱动模块的阈值电压。3.根据权利要求1所述的像素驱动电路,其特征在于,所述第二初始化模块还与发光器件连接,还用于在数据写入阶段对所述发光器件的阳极进行初始化。4.根据权利要求1

3任一项所述的像素驱动电路,其特征在于,所述第二初始化模块包括第一开关管、第二开关管及第三开关管;所述第一开关管的控制端与第一发光控制信号线连接,所述第一开关管的第一端与所述第一电源信号线连接,所述第一开关管的第二端与所述驱动模块的第一端连接;所述第二开关管的控制端与所述第一发光控制信号线连接,所述第二开关管的第一端与所述驱动模块的第二端连接,所述第二开关管的第二端与发光器件连接;所述第三开关管的控制端与第二扫描信号线连接,所述第三开关管的第一端与所述第二开关管的第二端连接,所述第三开关管的第二端与所述第二初始化信号线连接。5.根据权利要求1

3任一项所述的像素驱动电路,其特征在于,所述第一初始化模块包括第四开...

【专利技术属性】
技术研发人员:曾文宇
申请(专利权)人:合肥维信诺科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1