一种机载雷达综合处理演示系统技术方案

技术编号:33349244 阅读:34 留言:0更新日期:2022-05-08 09:51
本申请提供了一种机载雷达综合处理演示系统,属于机载嵌入式计算机体系结构技术领域,具体包括系统激励单元、雷达信号处理单元和雷达数据处理单元,所述系统激励单元用于仿真数据生成,所述雷达信号处理单元接收所述仿真数据完成雷达信号处理任务,所述雷达数据处理单元用于完成雷达数据处理任务产生目标点迹或航迹数据发送至系统激励单元,所述系统激励单元接收所述雷达数据处理单元的数据后完成仿真图像和性能参数显示。通过本申请的处理方案,支撑雷达系统典型信号处理和数据处理应用在嵌入式演示验证平台上实现功能性能验证。用在嵌入式演示验证平台上实现功能性能验证。用在嵌入式演示验证平台上实现功能性能验证。

【技术实现步骤摘要】
一种机载雷达综合处理演示系统


[0001]本申请涉及机载嵌入式计算机体系结构的领域,尤其是涉及一种机载雷达综合处理演示系统。

技术介绍

[0002]随着未来空战模式逐渐呈现智能化、协同化趋势,飞机作战平台所需承担任务量大幅增加;飞机上的传感器种类增多,传感器产生的数据量也剧增。这些都对机载计算平台的处理能力提出了很高的要求。处理能力的不足也将成为影响诸如雷达系统这样的信号域子系统的主要瓶颈。因此,传统基于单机/服务器的雷达仿真系统实现方法没有结合嵌入式计算机的体系结构,已经不能充分评估雷达系统的总体性能。

技术实现思路

[0003]有鉴于此,本申请提供一种机载雷达综合处理演示系统,解决了现有技术中的问题,支撑雷达系统典型信号处理和数据处理应用在嵌入式演示验证平台上实现功能性能验证。
[0004]本申请提供的一种机载雷达综合处理演示系统采用如下的技术方案:
[0005]一种机载雷达综合处理演示系统,包括系统激励单元、雷达信号处理单元和雷达数据处理单元,所述系统激励单元用于仿真数据生成,所述雷达信号处理单元接收所述仿真数据完成雷达信号处理任务,所述雷达数据处理单元用于完成雷达数据处理任务产生目标点迹或航迹数据发送至系统激励单元,所述系统激励单元接收所述雷达数据处理单元的数据后完成仿真图像和性能参数显示。
[0006]可选的,所述系统激励单元、雷达信号处理单元和雷达数据处理单元之间通过FC总线进行数据传输,且所述系统激励单元、雷达信号处理单元和雷达数据处理单元内部均设有接口转换模块。
[0007]可选的,所述接口转换模块为FPGA软件。
[0008]可选的,所述系统激励单元包括一台工作站和两块轻量化FPGA,所述工作站上设置仿真数据产生模块、后处理模块和仿真显示模块,所述仿真数据产生模块用于进行雷达原始数据仿真生成,进行数据转换后,通过一路FC总线发送至雷达信号处理单元;另一块FPGA接收雷达数据处理单元的数据并完成转换后,所述后处理模块根据接收到的数据生成可显示的目标数据,所述仿真显示模块将目标数据进行显示。
[0009]可选的,所述雷达信号单元是一块由搭载ARM处理核和FPGA的SoC构成的微处理模块。所述雷达信号单元的FPGA需配置FC协议转换模块,在FC协议和AXI总线协议之间相互转换,用于数据收发;配置信号处理应用IP,执行处理任务,配置用户调试及其他IO接口模块,便于用户进行应用开发、移植与调试。
[0010]可选的,所述微处理模块上还配置DDR3内存控制器模块,已接收待处理的原始数据、处理的中间数据和处理完成待发送的雷达目标数据均缓存在片上DDR3内存控制器模块
中。
[0011]可选的,所述雷达数据处理单元包括ARM架构处理器子卡和FPGA子卡,所述处理器可搭载国产桌面操作系统或嵌入式操作系统,负责进行雷达数据处理的任务分配和调度,FPGA主要负责对数据处理中的算法进行加速。
[0012]可选的,所述雷达数据处理单元的FPGA中配置接口转换模块、DDR3内存控制器模块、数据处理应用IP、用户调试及其他IO接口模块;所述雷达数据处理单元的FPGA子卡还配置PCIE控制器模块,负责处理器与FPGA间的互连通信。
[0013]综上所述,本申请包括以下有益技术效果:
[0014]本申请通过设计基于国产CPU+FPGA的机载雷达综合处理演示系统,为机载典型雷达信号处理、雷达数据处理应用的功能和性能验证提供了重要支撑。基于国产处理平台的系统设计有利于持续推进国产化生态的发展,帮助推动国产处理平台改进优化工作。同时,本申请构建通用性的机载雷达综合处理演示验证原理样机,可有效评估航电典型雷达任务与国产化嵌入式平台的适配性能;系统中以FPGA可编程协处理器为主体也有利于支持多种雷达信号处理、数据处理应用的功能性能验证。
附图说明
[0015]为了更清楚地说明本申请实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
[0016]图1为本申请的雷达综合处理仿真演示系统的系统架构图;
[0017]图2为申请的雷达信号处理单元FPGA上实现的模块结构示意图;
[0018]图3为申请的雷达数据处理单元FPGA上实现的模块结构示意图。
具体实施方式
[0019]下面结合附图对本申请实施例进行详细描述。
[0020]以下通过特定的具体实例说明本申请的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本申请的其他优点与功效。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。本申请还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本申请的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0021]要说明的是,下文描述在所附权利要求书的范围内的实施例的各种方面。应显而易见,本文中所描述的方面可体现于广泛多种形式中,且本文中所描述的任何特定结构及/或功能仅为说明性的。基于本申请,所属领域的技术人员应了解,本文中所描述的一个方面可与任何其它方面独立地实施,且可以各种方式组合这些方面中的两者或两者以上。举例来说,可使用本文中所阐述的任何数目个方面来实施设备及/或实践方法。另外,可使用除了本文中所阐述的方面中的一或多者之外的其它结构及/或功能性实施此设备及/或实践此方法。
[0022]还需要说明的是,以下实施例中所提供的图示仅以示意方式说明本申请的基本构想,图式中仅显示与本申请中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
[0023]另外,在以下描述中,提供具体细节是为了便于透彻理解实例。然而,所属领域的技术人员将理解,可在没有这些特定细节的情况下实践所述方面。
[0024]本申请实施例提供一种机载雷达综合处理演示系统。
[0025]一种机载雷达综合处理演示系统,包括系统激励单元、雷达信号处理单元和雷达数据处理单元,所述系统激励单元用于仿真数据生成,所述雷达信号处理单元接收所述仿真数据完成雷达信号处理任务,所述雷达数据处理单元用于完成雷达数据处理任务产生目标点迹或航迹数据发送至系统激励单元,所述系统激励单元接收所述雷达数据处理单元的数据后完成仿真图像和性能参数显示。
[0026]所述系统激励单元、雷达信号处理单元和雷达数据处理单元之间通过FC总线进行数据传输,且所述系统激励单元、雷达信号处理单元和雷达数据处理单元内部均设有接口转换模块。
[0027]本申请涉及演示本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种机载雷达综合处理演示系统,其特征在于,包括系统激励单元、雷达信号处理单元和雷达数据处理单元,所述系统激励单元用于仿真数据生成,所述雷达信号处理单元接收所述仿真数据完成雷达信号处理任务,所述雷达数据处理单元用于完成雷达数据处理任务产生目标点迹或航迹数据发送至系统激励单元,所述系统激励单元接收所述雷达数据处理单元的数据后完成仿真图像和性能参数显示。2.根据权利要求1所述的机载雷达综合处理演示系统,其特征在于,所述系统激励单元、雷达信号处理单元和雷达数据处理单元之间通过FC总线进行数据传输,且所述系统激励单元、雷达信号处理单元和雷达数据处理单元内部均设有接口转换模块。3.根据权利要求2所述的机载雷达综合处理演示系统,其特征在于,所述接口转换模块由FPGA实现。4.根据权利要求1所述的机载雷达综合处理演示系统,其特征在于,所述系统激励单元包括一台工作站和两块轻量化FPGA,所述工作站上设置仿真数据产生模块、后处理模块和仿真显示模块,所述仿真数据产生模块用于进行雷达原始数据仿真生成,进行数据转换后,通过一路FC总线发送至雷达信号处理单元;另一块FPGA接收雷达数据处理单元的数据并完成转换后,所述后处理模块根据接收到的数据生成可显示的目标数据,所述仿真显示模块将目标数据进行显示。5.根据权利要求1所述的机载雷达综...

【专利技术属性】
技术研发人员:鲁晨欣刘作龙谢建春李亚晖张晓
申请(专利权)人:中国航空工业集团公司西安航空计算技术研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1