【技术实现步骤摘要】
本专利技术涉及一种l争电力文电(electrostatic discharge, ESD)防护电路, 且特别涉及一种基板触发(substrate-triggered)之静电防护电路。
技术介绍
图1是传统基板触发之ESD防护电路方框图。请参照图1,输入垫(input pad)110接收一外部信号S并传送至内部电路120,例如是输入緩存器。ESD 防护电路100连接于输入垫110与内部电路120之间,用以防止内部电路120 遭受ESD损害。ESD防护电路100包括主要(primary)组件102,电阻R以及 次要(secondary)组件104。电阻R连接于输入垫110及内部电路120之间用以 分隔输入垫110与内部电路120的电压。主要组件102连接至输入垫110以 及电阻R之一端,用以箝制输入垫110之电压,且次要组件104连接至内部 电路120以及电阻R之另一端,用以箝制内部电路120之电压。主要组件102更包括基板泵(substrate pump)102a以及主要ESD防护组件 102b,例如是具有寄生双极结晶体管(bipolar junction tra ...
【技术保护点】
一种静电放电ESD防护电路,连接于一输入垫以及一内部电路,该静电放电防护电路包括:一主要ESD防护组件,连接于该输入垫,用以箝制该输入垫的电压;一第一电阻,具有一第一端用以连接该输入垫,以及一第二端用以连接至该内部电路;以及 一次要组件,连接至该第一电阻的该第二端以及该主要ESD防护组件,用以箝制该内部电路的电压;其中,当一ESD事件发生时,该次要组件首先导通以接收一ESD电流,并据以提供一触发电流以导通该主要ESD防护组件。
【技术特征摘要】
US 2006-12-1 11/565,6751.一种静电放电ESD防护电路,连接于一输入垫以及一内部电路,该静电放电防护电路包括一主要ESD防护组件,连接于该输入垫,用以箝制该输入垫的电压;一第一电阻,具有一第一端用以连接该输入垫,以及一第二端用以连接至该内部电路;以及一次要组件,连接至该第一电阻的该第二端以及该主要ESD防护组件,用以箝制该内部电路的电压;其中,当一ESD事件发生时,该次要组件首先导通以接收一ESD电流,并据以提供一触发电流以导通该主要ESD防护组件。2. 如权利要求1所述的防护电路,其中该主要ESD防护电路更包括一 反馈组件,该反馈组件具有一寄生双极结晶体管BJT,且该次要组件连接至 该反馈组件的一基板。3. 如权利要求2所述的防护电路,其中该反馈组件系为一场氧化组件, 该次要组件系为一栅极接地n型金属氧化物半导体NMOS晶体管,且该栅极 接地NMOS晶体管的一源极连接至该反馈...
【专利技术属性】
技术研发人员:赖纯祥,
申请(专利权)人:旺宏电子股份有限公司,
类型:发明
国别省市:71[中国|台湾]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。