高阶时延失配误差补偿方法、装置、结构及电子设备制造方法及图纸

技术编号:33243130 阅读:19 留言:0更新日期:2022-04-27 17:48
本申请提供了一种高阶时延失配误差补偿方法、装置、结构及电子设备,涉及信号处理技术领域,方法包括:获取双通道TIADC的待补偿输出信号;将待补偿输出信号分别输入高阶时延失配补偿结构中的每级奇数阶误差补偿支路;其中,每级奇数阶误差补偿支路包括奇数阶微分器和乘法器;基于向通道间失配误差均值补偿策略,通过高阶时延失配误差补偿结构中的每级奇数阶误差补偿支路,对待补偿输出信号进行并行补偿,得到最终的失配误差。本申请通过高阶时延失配补偿结构中的每级奇数阶误差补偿支路,在向通道间失配误差均值补偿策略下对待补偿输出信号进行并行补偿,可以提高SFDR性能,且硬件实现延迟小、速度快。速度快。速度快。

【技术实现步骤摘要】
高阶时延失配误差补偿方法、装置、结构及电子设备


[0001]本申请涉及数字信号处理
,尤其是涉及一种高阶时延失配误差补偿方法、装置、结构及电子设备。

技术介绍

[0002]TIADC(time

interleaved analog

to

digital converter,时间交错模数转换器)作为一种高效率采样器件,被广泛应用于高速数据采集系统中。但是TIADC各通道间的失配响应,会导致采样性能的下降,因此为了提高TIADC系统的采样性能,需要对各通道间的直流偏置失配、增益失配、时延失配、频率响应失配等进行补偿。
[0003]对于双通道TIADC的高阶时延失配,现有技术中通常采用参考通道多级补偿方法进行时延失配补偿,其基本思路为利用前一阶的补偿输出来重构当前阶的失配误差,再用输出减去重构误差从而获得当前阶的补偿输出,这样使得各阶的输出逐渐接近理想输出。然而这种方式一阶一阶地依次补偿,导致硬件实现延迟大、速度慢,且补偿后的SFDR(spurious/>‑
fr本文档来自技高网...

【技术保护点】

【技术特征摘要】
1.一种高阶时延失配误差补偿方法,其特征在于,所述方法包括:获取双通道TIADC的待补偿输出信号;将所述待补偿输出信号分别输入高阶时延失配补偿结构中的每级奇数阶误差补偿支路;其中,每级奇数阶误差补偿支路包括奇数阶微分器和乘法器;基于向通道间失配误差均值补偿策略,通过高阶时延失配误差补偿结构中的每级奇数阶误差补偿支路,对所述待补偿输出信号进行并行补偿,得到最终的失配误差。2.根据权利要求1所述的方法,其特征在于,所述乘法器的系数公式为:其中,W
L
和W
L

p
分别表示L阶补偿支路和L

p阶补偿支路中的乘法器的系数,L为奇数;p表示偶数;r表示时延失配系数。3.根据权利要求1所述的方法,其特征在于,基于向通道间失配误差均值补偿策略,通过高阶时延失配误差补偿结构中的每级奇数阶误差补偿支路,对所述待补偿输出信号进行并行补偿,得到最终的失配误差的步骤,包括:将每级奇数阶误差补偿支路作为当前补偿支路,均执行以下步骤:获取所述待补偿输出信号在向通道间失配误差均值补偿策略下的频谱;根据所述频谱,利用当前补偿支路中的奇数阶微分器和乘法器对所述待补偿输出信号进行补偿,得到补偿后的失配误差;将各奇数阶误差补偿支路进行补偿后的失配误差进行叠加,得到最终的失配误差。4.根据权利要求3所述的方法,其特征在于,获取所述待补偿输出信号在向通道间失配误差均值补偿策略下的频谱的步骤,包括:获取所述待补偿输出信号的输出序列;基于向通道间失配误差均值补偿策略,确定两通道的失配补偿值均为时延失配系数的一半;将两通道的失配补偿值代入所述待补偿输出信号的输出序列,得到所述待补偿输出信号在向通道间失配误差均值补偿策略下的频谱。5.根据权利要求3所述的方法,其特征在于,所述待补偿输出信号在向通道间失配误差均值补偿策略下的频谱Y(e

【专利技术属性】
技术研发人员:王义楠李智炜李清江邓铭鑫刘桂青刘海军徐晖刁节涛刘森陈长林宋兵于红旗王玺步凯王伟王琴曹荣荣
申请(专利权)人:中国人民解放军国防科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1