时钟信号的验证方法及装置、设备和介质制造方法及图纸

技术编号:32831702 阅读:12 留言:0更新日期:2022-03-26 20:45
本公开提供了一种时钟信号的验证方法及装置、设备和介质,涉及计算机技术领域,尤其涉及芯片技术领域。实现方案为:创建目标芯片的时钟信息表,所述时钟信息表包括至少一个待验证时钟信号及其验证信息之间的映射关系;以及对所述至少一个待验证时钟信号执行验证操作,其中,所述验证操作包括:在测试场景下,基于所述时间信息表对所述至少一个待验证时钟信号进行采样,以得到每一个待验证时钟信号的第一采样信号;至少基于所述至少一个待验证时钟信号各自的第一采样信号和验证信息,对所述至少一个待验证时钟信号进行验证;以及基于所述至少一个待验证时钟信号的验证结果,确定所述目标芯片的时钟信号传输是否正确。标芯片的时钟信号传输是否正确。标芯片的时钟信号传输是否正确。

【技术实现步骤摘要】
时钟信号的验证方法及装置、设备和介质


[0001]本公开涉及计算机
,尤其涉及芯片
,具体涉及一种时钟信号的验证方法、装置、电子设备、计算机可读存储介质和计算机程序产品。

技术介绍

[0002]在当前的芯片领域,系统级芯片由于强大的功能一直主导着技术的发展方向。随着各种功能的集成,系统级芯片往往存在非常复杂的时钟信号分布,用以控制不同功能模块的工作节奏。这些时钟信号是芯片正常工作的根本保证,一旦出现时钟信号和设计预期不匹配的情况,芯片可能无法正常工作。因此,时钟信号的验证是十分重要的。
[0003]在此部分中描述的方法不一定是之前已经设想到或采用的方法。除非另有指明,否则不应假定此部分中描述的任何方法仅因其包括在此部分中就被认为是现有技术。类似地,除非另有指明,否则此部分中提及的问题不应认为在任何现有技术中已被公认。

技术实现思路

[0004]本公开提供了一种时钟信号的验证方法、装置、电子设备、计算机可读存储介质和计算机程序产品。
[0005]根据本公开的一方面,提供了一种时钟信号的验证方法,包括:创建目标芯片的时钟信息表,所述目标芯片包括至少一个目标模块,所述时钟信息表包括所述至少一个目标模块相应的至少一个待验证时钟信号及其验证信息之间的映射关系;以及对所述至少一个待验证时钟信号执行验证操作,其中,所述验证操作包括:在测试场景下,基于所述时间信息表对所述至少一个待验证时钟信号进行采样,以得到每一个待验证时钟信号的第一采样信号;至少基于所述至少一个待验证时钟信号各自的第一采样信号和验证信息,对所述至少一个待验证时钟信号进行验证;以及基于所述至少一个待验证时钟信号的验证结果,确定所述目标芯片的时钟信号传输是否正确。
[0006]根据本公开的另一方面,提供了一种时钟信号的验证装置,包括:时钟信息表创建单元,被配置用于创建目标芯片的时钟信息表,所述目标芯片包括至少一个目标模块,所述时钟信息表包括所述至少一个目标模块相应的至少一个待验证时钟信号及其验证信息之间的映射关系;以及时钟检查器,被配置用于对所述至少一个待验证时钟信号执行验证操作,其中,所述时钟检查器包括:采样子单元,被配置用于在测试场景下,基于所述时间信息表对所述至少一个待验证时钟信号进行采样,以得到每一个待验证时钟信号的第一采样信号;验证子单元,被配置用于至少基于所述至少一个待验证时钟信号各自的第一采样信号和验证信息,对所述至少一个待验证时钟信号进行验证;以及确定子单元,被配置用于基于所述至少一个待验证时钟信号的验证结果,确定所述目标芯片的时钟信号传输是否正确。
[0007]根据本公开的另一方面,提供了一种电子设备,包括:至少一个处理器;以及与所述至少一个处理器通信连接的存储器;其中所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行上述
时钟信号的验证方法。
[0008]根据本公开的另一方面,提供了一种存储有计算机指令的非瞬时计算机可读存储介质,其中,所述计算机指令用于使所述计算机执行上述时钟信号的验证方法。
[0009]根据本公开的另一方面,提供了一种计算机程序产品,包括计算机程序,其中,计算机程序在被处理器执行时能够实现上述时钟信号的验证方法。
[0010]根据本公开的一个或多个实施例,可以提高时钟信号的验证效率。
[0011]应当理解,本部分所描述的内容并非旨在标识本公开的实施例的关键或重要特征,也不用于限制本公开的范围。本公开的其它特征将通过以下的说明书而变得容易理解。
附图说明
[0012]附图示例性地示出了实施例并且构成说明书的一部分,与说明书的文字描述一起用于讲解实施例的示例性实施方式。所示出的实施例仅出于例示的目的,并不限制权利要求的范围。在所有附图中,相同的附图标记指代类似但不一定相同的要素。
[0013]图1示出了根据本公开示例性实施例的时钟信号的验证方法的流程图;
[0014]图2示出了根据本公开示例性实施例的对待验证时钟信号所执行的验证操作的流程图;
[0015]图3示出了根据本公开示例性实施例的时钟信号的验证装置的结构框图;
[0016]图4示出了根据本公开示例性实施例的时钟信号传输树状结构的示意图;
[0017]图5示出了根据本公开示例性实施例的时钟信号的验证过程的示意图;
[0018]图6示出了根据本公开示例性实施例的时钟检查器生成过程的示意图;
[0019]图7示出了根据本公开示例性实施例的时钟信号的验证过程的示意图;
[0020]图8示出了根据本公开示例性实施例的时钟信号的采样过程的示意图;
[0021]图9示出了能够用于实现本公开实施例的示例性电子设备的结构框图。
具体实施方式
[0022]以下结合附图对本公开的示范性实施例做出说明,其中包括本公开实施例的各种细节以助于理解,应当将它们认为仅仅是示范性的。因此,本领域普通技术人员应当认识到,可以对这里描述的实施例做出各种改变和修改,而不会背离本公开的范围。同样,为了清楚和简明,以下的描述中省略了对公知功能和结构的描述。
[0023]在本公开中,除非另有说明,否则使用术语“第一”、“第二”等来描述各种要素不意图限定这些要素的位置关系、时序关系或重要性关系,这种术语只是用于将一个元件与另一元件区分开。在一些示例中,第一要素和第二要素可以指向该要素的同一实例,而在某些情况下,基于上下文的描述,它们也可以指代不同实例。
[0024]在本公开中对各种所述示例的描述中所使用的术语只是为了描述特定示例的目的,而并非旨在进行限制。除非上下文另外明确地表明,如果不特意限定要素的数量,则该要素可以是一个也可以是多个。此外,本公开中所使用的术语“和/或”涵盖所列出的项目中的任何一个以及全部可能的组合方式。
[0025]相关技术中,一般通过人工审查对硬件设计语言的代码或者时钟信号的仿真波形进行验证。这种验证方法需要较多的人力资源,在芯片设计发生变动时,验证人员与设计人
员需要反复沟通,增加人力成本的同时也增加了因人为疏忽而导致验证不全面的风险。
[0026]为解决上述问题,本公开提供了一种时钟信号的验证方法,通过使用时钟信息表对时钟信息进行标准化管理,并基于标准化的时钟信息对时钟信号进行验证,进而确定时钟信号传输是否正确。所述方法能够通过维护标准化的时钟信息表来适应时钟传输机构设计的频繁变动,能够提升验证效率,具有良好的可迁移性。
[0027]下面将结合附图详细描述本公开的实施例。
[0028]图1示出了根据本公开示例性实施例的时钟信号的验证方法的流程图,图2示出了根据本公开示例性实施例的对待验证时钟信号所执行的验证操作的流程图。如图1和图2所示,所述时钟信号的验证方法包括:步骤S101、创建目标芯片的时钟信息表,所述目标芯片包括至少一个目标模块,所述时钟信息表包括所述至少一个目标模块相应的至少一个待验证时钟信号及其本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种时钟信号的验证方法,包括:创建目标芯片的时钟信息表,所述目标芯片包括至少一个目标模块,所述时钟信息表包括所述至少一个目标模块相应的至少一个待验证时钟信号及其验证信息之间的映射关系;以及对所述至少一个待验证时钟信号执行验证操作,其中,所述验证操作包括:在测试场景下,基于所述时间信息表对所述至少一个待验证时钟信号进行采样,以得到每一个待验证时钟信号的第一采样信号;至少基于所述至少一个待验证时钟信号各自的第一采样信号和验证信息,对所述至少一个待验证时钟信号进行验证;以及基于所述至少一个待验证时钟信号的验证结果,确定所述目标芯片的时钟信号传输是否正确。2.根据权利要求1所述的方法,其中,所述目标芯片包括至少一个源时钟,每一个源时钟的时钟源信号经过一个或多个模块传输至相应的一个或多个目标模块。3.根据权利要求2所述的方法,其中,所述验证信息包括待验证时钟信号相应的源时钟,并且其中,对所述至少一个待验证时钟信号所执行的验证操作还包括:在测试场景下,对所述至少一个待验证时钟信号相应的源时钟输出的时钟源信号进行采样,以得到每一个时钟源信号的第二采样信号;其中,至少基于至少一个待验证时钟信号各自的第一采样信号和相应的源时钟的第二采样信号,对所述至少一个待验证时钟信号进行验证。4.根据权利要求1所述的方法,其中,所述验证信息包括待验证时钟信号的预设属性信息,并且其中,至少基于所述至少一个待验证时钟信号各自的第一采样信号和验证信息,对所述至少一个待验证时钟信号进行验证包括:基于每一待验证时钟信号的所述第一采样信号,确定该待验证时钟信号的测试属性信息;以及至少基于所述至少一个待验证时钟信号的预设属性信息和测试属性信息,对所述至少一个待验证时钟信号进行验证。5.根据权利要求4所述的方法,其中,所述测试属性信息包括时钟频率,所述确定该待验证时钟信号的测试属性信息包括:获取所述第一采样信号的上升沿时间戳信息;基于所述第一采样信号的上升沿时间戳信息,获取该待验证时钟信号的时钟频率。6.根据权利要求5所述的方法,其中,所述测试属性信息还包括占空比信息和/或时钟关断状态信息。7.根据权利要求1

6中任一项所述的方法,其中,所述时钟信息表还包括待验证时钟信号相应的传输路径信息,所述传输路径信息为时钟源信号从源时钟传输至相应的目标模块的路径信息。8.根据权利要求7所述的方法,其中,所述目标芯片的时钟信号的传输路径呈树状分
布,所述目标芯片的时钟信号的传输路径包括多个叶子节点,其中,所述目标模块为位于叶子节点的待验证时钟信号相应的模块。9.根据权利要求1

【专利技术属性】
技术研发人员:张志文
申请(专利权)人:昆仑芯北京科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1