【技术实现步骤摘要】
FPGA原型设计文件的处理方法、装置、设备及介质
[0001]本专利技术涉及FPGA原型验证领域,尤其涉及一种FPGA原型设计文件的处理方法、装置、设备及介质。
技术介绍
[0002]验证伴随于专用集成电路(Application Specific Integrated Circuit,简称ASIC)设计整个过程从定制设计系统规约和代码实现,到最终的网表和后端布局布线等过程,验证工作都一直如影随形,ASIC设计过程中会不断引入风险,在概念阶段到上市的过程都会经过几次转换(如设计规范
‑
>代码
‑
>综合网表等),不管哪次转换过程都会或多或少的引入偏差,验证工作就是尽量减少设计过程中存在的风险,保证芯片与系统规约的吻合度,验证在流片(tap
‑
out)前发现设计芯片在概念、功能、实现等方面的错误保证项目开发顺利进行。目前验证是ASIC设计过程中最耗时的一项工作,它会占到设计工作量的50%
‑
70%,成为ASIC设计中最重要的一项工 ...
【技术保护点】
【技术特征摘要】
1.一种FPGA原型设计文件的处理方法,其特征在于,所述方法包括:获取FPGA原型的设计文件和待调试信号的列表文件;利用第一批处理脚本在所述设计文件中查询并标记所述列表文件中的待调试信号;基于所述列表文件中的待调试信号更新预设约束文件以生成第一约束文件;通过综合工具对所述第一约束文件、所述设计文件进行设计综合以生成综合网表;利用所述综合网表对所述列表文件中的待调试信号进行筛选以得到未被优化的待调试信号;基于筛选得到的未被优化的待调试信号更新所述第一约束文件以生成第二约束文件;基于所述综合网表和所述第二约束文件执行布局布线以生成布局布线网表,并利用所述布局布线网表生成FPGA比特流。2.根据权利要求1所述的方法,其特征在于,所述列表文件包括各个待调试信号的信号名称和所属模块文件的路径;所述利用第一批处理脚本在所述设计文件中查询并标记所述列表文件中的待调试信号的步骤包括:基于所述列表文件中的各个待调试信号的所属模块文件的路径在所述设计文件中查找与各个信号名称匹配的信号;为匹配的信号添加防止信号在综合过程中被优化掉的标识。3.根据权利要求2所述的方法,其特征在于,所述利用所述综合网表对所述列表文件中的待调试信号进行筛选以得到未被优化的待调试信号的步骤包括:利用第二批处理脚本基于所述列表文件中的各个待调试信号的所属模块文件的路径在所述综合网表中查找与各个信号名称匹配的信号;响应于查找到与各个信号名称匹配的信号则将该信号作为未被优化的待调试信号;响应于未查找到与各个信号名称匹配的信号则将该信号作为已被优化的待调试信号;创建信号优化报告记录所有已被优化的待调试信号并存储。4.根据权利要求1所述的方法,其特征在于,所述方法还包括:将所述FPGA比特流烧录到FPGA中;运行所述FPGA中的比特流并根据测试需求对至少一个未被优化的待测信号添加触发条件;在调试过程中响应于所述触发条件生效,则基于所述触发条件对应的波形进行问题分析和定位。5.一种FPGA原型设计文件的处理装置,其特征在于,所述装置包括:获取模块,配置用于获取FPGA原型的设计文件和待调试信号的列表文件;标记模块,配置用于利用第一批处理脚本在所述设计文件中查询并标记所述列表文件中的待调试信号;第一更新模块,配...
【专利技术属性】
技术研发人员:王奕,曹蓓,曲超,吴睿振,
申请(专利权)人:苏州浪潮智能科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。