编码装置、解码装置及非暂时性的存储介质制造方法及图纸

技术编号:32584625 阅读:20 留言:0更新日期:2022-03-09 17:17
本申请提供编码装置、解码装置及非暂时性的存储介质。编码装置中处理电路使用存储器决定是否对使用预测处理生成的重构图像中包含的第1块与相邻的第2块间的边界进行滤波,在决定为进行滤波时,利用限制处理将第1、第2块中的沿着相交于边界的线排列的多个像素的值,以各个值的滤波前后的变化量不超过各个限制幅度的方式变更,各个限制幅度是基于第1、第2块的块尺寸而非对称地选择的,第1块的多个像素包括位于第1位置的第1像素,第2块的多个像素包括位于相对于边界与第1位置对应的第2位置的第2像素,限制幅度包括分别与第1、第2像素对应且非零的不同值的第1、第2限制幅度,当第1块大于第2块时,第1限制幅度大于第2限制幅度。第1限制幅度大于第2限制幅度。第1限制幅度大于第2限制幅度。

【技术实现步骤摘要】
编码装置、解码装置及非暂时性的存储介质
[0001]本申请是申请日为2017年12月21日、申请号为201780080129.X、专利技术名称为“编码装置、解码装置、编码方法及解码方法”的专利技术专利申请的分案。


[0002]本专利技术涉及编码装置、解码装置、编码方法及解码方法。

技术介绍

[0003]被称作HEVC(High-Efficiency Video Coding)的影像编码标准规格由JCT-VC(Joint Collaborative Team on Video Coding)进行了标准化。
[0004]现有技术文献
[0005]非专利文献
[0006]非专利文献1:H.265(ISO/IEC 23008-2HEVC(High Efficiency Video Coding))

技术实现思路

[0007]专利技术要解决的课题
[0008]在这样的编码及解码技术中,被要求进一步的改善。
[0009]所以,本专利技术的目的是提供一种能够实现进一步的改善的编码装置、解码装置、编码方法或解码方法。
[0010]用来解决课题的手段
[0011]有关本专利技术的一技术方案的编码装置,具备:处理电路;以及存储器,与上述处理电路连接,上述处理电路使用上述存储器进行以下处理:决定是否对使用预测处理生成的重构图像中包含的第1块与相邻于上述第1块的第2块之间的边界进行滤波,在决定为对上述边界进行滤波时,利用限制处理将上述第1块及上述第2块中的、沿着相交于上述边界的线排列的多个像素的值,以各个值的滤波前后的变化量不超过各个限制幅度的方式进行变更,上述第1块及上述第2块中的上述多个像素的上述各个限制幅度是基于上述第1块及上述第2块的块尺寸而非对称地选择的,上述第1块的多个像素包括位于第1位置的第1像素,上述第2块的多个像素包括位于第2位置的第2像素,上述第2位置相对于边界与上述第1位置对应,上述限制幅度包括与上述第1像素对应的第1限制幅度和与上述第2像素对应的第2限制幅度,上述第1限制幅度和上述第2限制幅度是非零的不同的值,当上述第1块大于上述第2块的情况下,上述第1限制幅度大于上述第2限制幅度。
[0012]有关本专利技术的一技术方案的解码装置,具备:处理电路;以及存储器,上述处理电路连接,上述处理电路使用上述存储器进行以下处理:决定是否对使用预测处理生成的重构图像中包含的第1块与相邻于上述第1块的第2块之间的边界进行滤波,在决定为对上述边界进行滤波时,利用限制处理将上述第1块及上述第2块中的、沿着相交于上述边界的线排列的多个像素的值,以各个值的滤波前后的变化量不超过各个限制幅度的方式进行变更,上述第1块及上述第2块中的上述多个像素的上述各个限制幅度是基于上述第1块及上
述第2块的块尺寸而非对称地选择的,上述第1块的多个像素包括位于第1位置的第1像素,上述第2块的多个像素包括位于第2位置的第2像素,上述第2位置相对于边界与上述第1位置对应,上述限制幅度包括与上述第1像素对应的第1限制幅度和与上述第2像素对应的第2限制幅度,上述第1限制幅度和上述第2限制幅度是非零的不同的值,当上述第1块大于上述第2块的情况下,上述第1限制幅度大于上述第2限制幅度。
[0013]有关本专利技术的一技术方案的非暂时性的存储介质,其是保存比特流且计算机可读取的非暂时性的存储介质,上述比特流包含用于决定是否使解码装置执行滤波处理的滤波信息,在决定为执行上述滤波处理的情况下,上述滤波处理包括以下处理:为了对使用预测处理生成的重构图像中包含的第1块与相邻于上述第1块的第2块之间的边界进行滤波,利用限制处理将上述第1块及上述第2块中的、沿着相交于上述边界的线排列的多个像素的值,以各个值的滤波前后的变化量不超过各个限制幅度的方式进行变更,上述第1块及上述第2块中的上述多个像素的上述各个限制幅度是基于上述第1块及上述第2块的块尺寸而非对称地选择的,上述第1块的多个像素包括位于第1位置的第1像素,上述第2块的多个像素包括位于第2位置的第2像素,上述第2位置相对于边界与上述第1位置对应,上述限制幅度包括与上述第1像素对应的第1限制幅度和与上述第2像素对应的第2限制幅度,上述第1限制幅度和上述第2限制幅度是非零的不同的值,当上述第1块大于上述第2块的情况下,上述第1限制幅度大于上述第2限制幅度。
[0014]另外,这些包含性或具体的技术方案也可以由系统、方法、集成电路、计算机程序或计算机可读取的CD-ROM等的记录介质实现,也可以由系统、方法、集成电路、计算机程序及记录介质的任意的组合来实现。
[0015]专利技术效果
[0016]本专利技术能够提供能够实现进一步的改善的编码装置、解码装置、编码方法或解码方法。
附图说明
[0017]图1是表示有关实施方式1的编码装置的功能结构的框图。
[0018]图2是表示实施方式1的块分割的一例的图。
[0019]图3是表示与各变换类型对应的变换基函数的表。
[0020]图4A是表示ALF中使用的滤波器的形状的一例的图。
[0021]图4B是表示ALF中使用的滤波器的形状的另一例的图。
[0022]图4C是表示ALF中使用的滤波器的形状的另一例的图。
[0023]图5A是表示帧内预测的67个帧内预测模式的图。
[0024]图5B是用来说明基于OBMC处理进行的预测图像修正处理的概要的流程图。
[0025]图5C是用来说明基于OBMC处理进行的预测图像修正处理的概要的概念图。
[0026]图5D是表示FRUC的一例的图。
[0027]图6是用来说明沿着运动轨迹的2个块之间的图案匹配(双向匹配)的图。
[0028]图7是用来说明当前图片内的模板与参照图片内的块之间的图案匹配(模板匹配)的图。
[0029]图8是用来说明假定了等速直线运动的模型的图。
[0030]图9A是用来说明基于多个相邻块的运动矢量进行的子块单位的运动矢量的导出的图。
[0031]图9B是用来说明基于合并模式的运动矢量导出处理的概要的图。
[0032]图9C是用来说明DMVR处理的概要的概念图。
[0033]图9D是用来说明采用基于LIC处理的亮度修正处理的预测图像生成方法的概要的图。
[0034]图10是表示有关实施方式1的解码装置的功能结构的框图。
[0035]图11是有关实施方式1的去块滤波处理的流程图。
[0036]图12是表示有关实施方式1的块边界处的像素配置例的图。
[0037]图13是有关实施方式1的去块滤波处理的流程图。
[0038]图14是有关实施方式2的去块滤波处理的流程图。
[0039]图15是表示有关实施方式2的块内的像素位置与误差的关系的图。
[0040]图16是有关实施方式3的去块滤波处理的流程图。
[0041]图17是表示有关实施方式3的DCT-II的变换基的图。
[00本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种编码装置,其特征在于,具备:处理电路;以及存储器,与上述处理电路连接,上述处理电路使用上述存储器进行以下处理:决定是否对使用预测处理生成的重构图像中包含的第1块与相邻于上述第1块的第2块之间的边界进行滤波,在决定为对上述边界进行滤波时,利用限制处理将上述第1块及上述第2块中的、沿着相交于上述边界的线排列的多个像素的值,以各个值的滤波前后的变化量不超过各个限制幅度的方式进行变更,上述第1块及上述第2块中的上述多个像素的上述各个限制幅度是基于上述第1块及上述第2块的块尺寸而非对称地选择的,上述第1块的多个像素包括位于第1位置的第1像素,上述第2块的多个像素包括位于第2位置的第2像素,上述第2位置相对于边界与上述第1位置对应,上述限制幅度包括与上述第1像素对应的第1限制幅度和与上述第2像素对应的第2限制幅度,上述第1限制幅度和上述第2限制幅度是非零的不同的值,当上述第1块大于上述第2块的情况下,上述第1限制幅度大于上述第2限制幅度。2.一种解码装置,其特征在于,具备:处理电路;以及存储器,与上述处理电路连接,上述处理电路使用上述存储器进行以下处理:决定是否对使用预测处理生成的重构图像中包含的第1块与相邻于上述第1块的第2块之间的边界进行滤波,在决定为对上述边界进行滤波时,利用限制处理将上述第1块及上述第2块中的、沿着相交于上述边界的线排列的多个像素的值,以各个值的滤波前后的变化量不超过各个限制幅度的方式进行变更,上述第1块及上述第2块中的上述多个像素的上述各个限制幅度是基于上述第1块及上述...

【专利技术属性】
技术研发人员:加纳龙一西孝启远间正真
申请(专利权)人:松下电器美国知识产权公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1