消隐时间迭代控制方法技术

技术编号:32518997 阅读:14 留言:0更新日期:2022-03-02 11:19
本发明专利技术公开了一种消隐时间迭代控制方法:按照使得开关电路根据迭代得到最佳的消隐时间运行得到的开关周期Ts介于最小允许开关周期Tsmin和最大允许开关周期Tsmax之间为目标的,对消隐时间电路进行迭代控制,消隐时间电路中的开关Qs是受控于消隐时间脉冲,消隐时间脉冲宽度是由迭代调节进行设定。本发明专利技术的消隐时间的迭代操作可以有效的扩展具有消隐时间的峰值电流控制的动态控制范围,消隐时间的迭代操作使得具有消隐时间的峰值电流控制的动态控制范围平滑扩展。态控制范围平滑扩展。态控制范围平滑扩展。

【技术实现步骤摘要】
消隐时间迭代控制方法


[0001]本专利技术涉及一种消隐时间迭代控制方法。

技术介绍

[0002]在峰值电流控制中,电感电流Is在检测电阻Rs上电压经电压比较器与阀电平Vref比较决定该检测电阻Rs上电压是否大于这阀电平Vref。当检测电阻Rs上电压大于阀电平,该电压比较器输出逻辑高电平;反之则输出逻辑低电平。由于在电路中各种寄生参数的存在,当电感电流Is突变增加时,会在检测电阻Rs出现一些不希望的电压干扰。为了避免这些不希望的电压干扰进入电压比较器,通常会在电路中增加消隐电路,如图1所示,在该电感电流Is突变时,把输入到电压比较器的电压先经电阻Rd和开关Qs在一段消隐时间内导通而暂时强制为零;经过这一消隐时间后,由于开关Qs截至才让检测电阻Rs电压经电阻Rd输入到电压比较器。该消隐时间是由消隐时间脉冲宽度控制,通常该消隐时间脉冲固定宽度大约为200~400ns。
[0003]引入消隐时间可以提高峰值电流控制的抗干扰能力,但也限制了峰值电流控制的动态控制范围。在消隐时间内,即使峰值电流对应的检测电阻Rs上电压已经大于阀电平Vref,但由于电压比较器的输入电压依旧为零,比较器不会输出逻辑高电平控制峰值电流,而使得在检测电阻Rs上的电压不大于阀电平;直到消隐时间结束后,检测电阻Rs上电压才加到电压比较器,电压比较器才会输出逻辑高电平来控制峰值电流,这时电感电流在检测电阻Rs上电压已超过了阀电平Vref;也就是说电感峰值电流已经超过所需要控制对应阀电平的电流;也就是说,由于消隐时间的引入,导致和限制了峰值电流控制的动态控制范围。

技术实现思路

[0004]本专利技术要解决的技术问题是如何扩大具有消隐时间的峰值电流控制的动态控制范围,从而提供一种消隐时间迭代控制方法。
[0005]为解决上述技术问题,本专利技术提供一种消隐时间迭代控制方法:对消隐时间电路进行迭代控制,消隐时间电路中的开关Qs是受控于消隐时间脉冲,消隐时间脉冲宽度是由迭代调节进行设定(即,迭代调节达到最佳的消隐时间脉冲宽度)。
[0006]作为本专利技术的消隐时间迭代控制方法的改进:按照使得开关电路根据迭代得到最佳的消隐时间运行得到的开关周期Ts介于最小允许开关周期Tsmin和最大允许开关周期Tsmax之间为目标的,对消隐时间电路进行迭代控制,消隐时间电路中的开关Qs是受控于消隐时间脉冲,消隐时间脉冲宽度是由迭代调节进行设定(即,迭代调节达到最佳的消隐时间脉冲宽度)。
[0007]作为本专利技术的消隐时间迭代控制方法的进一步改进:包括用于记录客观的开关周期Ts的可复位积分器(即,可复位积分电路)、对应最小允许开关周期的阀电平Vref1、对应最大允许开关周期的阀电平Vref2;
[0008]每个开关周期Ts开始,可复位积分器将积分输出电压清零后开始积分操作,从而
使得积分输出电压自零开始随时间增加而增加;
[0009]通过调整可复位积分器上的电压VIN使得:当开关周期Ts起始到积分输出电压与Vref1经比较器1比较后输出逻辑高电平的时间段对应最小允许开关周期Tsmin;当开关周期Ts起始到积分输出电压与Vref2经比较器2比较后输出逻辑高电平的时间段对应最大允许开关周期Tsmax;
[0010]根据比较器1和比较器2输出的逻辑电平组合调节消隐时间增加/减小或保留原状态(即保持不变);从而相应调节消隐时间脉冲宽度。
[0011]作为本专利技术的消隐时间迭代控制方法的进一步改进:
[0012]组合逻辑模块(组合逻辑)根据比较器1和比较器2输出的逻辑电平,产生对应的加、减或保持不变的逻辑控制信号来控制累加器进行相应的操作,从而使得累加器进行相应的增加、减少或保持不变;
[0013]累加器的输出控制单稳电路输出的消隐时间脉冲宽度,消隐时间脉冲宽度决定消隐时间持续的长短。
[0014]作为本专利技术的消隐时间迭代控制方法的进一步改进:根据比较器1和比较器2输出的逻辑电平组合调节消隐时间增加和减小具体为如下所述:
[0015]当比较器1和比较器2输出的逻辑电平均为低电平,消隐时间增加(增加一档);
[0016]当比较器1和比较器2输出的逻辑电平均为高电平,消隐时间减少(减少一档);
[0017]当比较器1输出的逻辑电平为高电平而比较器2输出的逻辑电平为低电平,消隐时间不改变而保持原值。
[0018]作为本专利技术的消隐时间迭代控制方法的进一步改进:消隐时间电路是由检测电阻Rs经串联电阻Rd和开关Qs入地构成;
[0019]当消隐时间脉冲出现时,开关Qs导通,检测电阻Rs上电压经串联电阻Rd入地;电压比较器的输入为零;当消隐时间脉冲消失,开关Qs截至,检测电阻Rs上电压经串联电阻Rd加到电压比较器的输入端;每个开关周期开始时触发所述单稳电路产生累加器输出值对应脉宽的消隐时间脉冲。
[0020]作为本专利技术的消隐时间迭代控制方法的进一步改进:
[0021]所述可复位积分器为加法计数器(可清零的N位的加法计数器),所述累加器为加减计数器;
[0022]加法计数器输入端接收来自开关电路运行得到的实际开关周期Ts,加法计数器内设置时钟CK,加法计数器的输出端分别与数字比较器2和数字比较器1的输入正端相连;来自给定的N位数字量S2与数字比较器2的输入负端相连,来自给定的N位数字量S1与数字比较器1的输入负端相连,数字比较器2和数字比较器1的输出端与组合逻辑的输入端相连,组合逻辑的输出端、加减计数器、单稳电路依次相连;
[0023]当加法计数器的N位数和对应时钟CK确定后,可以确定两个N位数字量S1和S2对应的最小允许开关周期Tsmin和最大允许开关周期Tsmax;使用数字比较器1和数字比较器2把加法计数器的N位数字量与N位数字量S1、N位数字量S2进行比较;数字比较器1和数字比较器2的逻辑输出经组合逻辑(组合逻辑模块)控制加减计数器的增加和减少或不变;
[0024]加减计数器的输出是N1位数字量,所述N1位数字量按照对应的权控制对应的电流源大小对单稳电路中电容充电而调节对应的消隐时间脉冲的脉宽。
[0025]作为本专利技术的消隐时间迭代控制方法的进一步改进:
[0026]所述可复位积分器为电流源Io对带清零开关的电容Ct充电电路,包括相并联的电流源Io、电容Ct、开关K,电流源Io的负端、电容Ct、开关K的负端入地;开关K的正端分别与电压比较器2和电压比较器1的输入正端相连;
[0027]所述累加器为加减计数器;
[0028]调整电流源Io大小使得电容Ct上达到最高电压时的时间是大于最大允许开关周期;电容Ct上电压分别与阀电平Vref1和阀电平Vref2经电压比较器1和电压比较器2比较对应的时间段是对应Tsmin和Tsmax;电压比较器1和电压比较器2的输出逻辑经组合逻辑模块控制加减计数器的增加、减少或保持不变;
[0029]所述加减计数器的输出是N1位数字量,所述N1位数字量按照对应的权控制对应的电流源大小对单稳电路中电容充本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.消隐时间迭代控制方法,其特征在于:对消隐时间电路进行迭代控制,消隐时间电路中的开关Qs是受控于消隐时间脉冲,消隐时间脉冲宽度是由迭代调节进行设定。2.根据权利要求1所述的消隐时间迭代控制方法,其特征在于:按照使得开关电路根据迭代得到最佳的消隐时间运行得到的开关周期Ts介于最小允许开关周期Tsmin和最大允许开关周期Tsmax之间为目标的,对消隐时间电路进行迭代控制,消隐时间电路中的开关Qs是受控于消隐时间脉冲,消隐时间脉冲宽度是由迭代调节进行设定。3.根据权利要求2所述的消隐时间迭代控制方法,其特征在于:包括用于记录客观的开关周期Ts的可复位积分器、对应最小允许开关周期的阀电平Vref1、对应最大允许开关周期的阀电平Vref2;每个开关周期Ts开始,可复位积分器将积分输出电压清零后开始积分操作,从而使得积分输出电压自零开始随时间增加而增加;通过调整可复位积分器上的电压VIN使得:当开关周期Ts起始到积分输出电压与Vref1经比较器1比较后输出逻辑高电平的时间段对应最小允许开关周期Tsmin;当开关周期Ts起始到积分输出电压与Vref2经比较器2比较后输出逻辑高电平的时间段对应最大允许开关周期Tsmax;根据比较器1和比较器2输出的逻辑电平组合调节消隐时间增加/减小或保留原状态;从而相应调节消隐时间脉冲宽度。4.根据权利要求3所述的消隐时间迭代控制方法,其特征在于:组合逻辑模块根据比较器1和比较器2输出的逻辑电平,产生对应的加、减或保持不变的逻辑控制信号来控制累加器进行相应的操作,从而使得累加器进行相应的增加、减少或保持不变;累加器的输出控制单稳电路输出的消隐时间脉冲宽度,消隐时间脉冲宽度决定消隐时间持续的长短。5.根据权利要求3或4所述的消隐时间迭代控制方法,其特征在于,所述根据比较器1和比较器2输出的逻辑电平组合调节消隐时间增加和减小具体为如下所述:当比较器1和比较器2输出的逻辑电平均为低电平,消隐时间增加;当比较器1和比较器2输出的逻辑电平均为高电平,消隐时间减少;当比较器1输出的逻辑电平为高电平而比较器2输出的逻辑电平为低电平,消隐时间不改变而保持原值。6.根据权利要求1~5任一所述的消隐时间迭代控制方法,其特征在于:消隐时间电路是由检测电阻Rs经串联电阻Rd和开关Qs入地构成;当...

【专利技术属性】
技术研发人员:翁大丰孙建中
申请(专利权)人:杭州欧佩捷科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1