【技术实现步骤摘要】
一种GOA驱动电路及显示面板
[0001]本专利技术涉及显示
,特别涉及一种GOA驱动电路及显示面板。
技术介绍
[0002]Gate Driver On Array,简称GOA,也就是利用现有薄膜晶体管液晶显示器Array制程,将Gate行扫描驱动信号电路制作在Array基板上,实现对Gate逐行扫描的驱动方式的一项技术。
[0003]目前的GOA电路是将上一级输出的扫描驱动信号或下一级输出的扫描驱动信号作为本级GOA的级传信号,因此,扫描驱动信号不仅用来控制AA区(Active Area:主动区)每行像素的开关,也用做GOA向下或向上扫描的级传信号。但是,当AA区栅极线受到AA区内走线或像素电极等很大的耦合后,GOA输出的栅极线电位(例如VGH或VGL)会偏离原来的电位,因栅极线的输出信号即扫描驱动信号同时也作为其他行GOA的级传信号,那么会导致GOA级传失效、显示异常。
[0004]因而现有技术还有待改进和提高。
技术实现思路
[0005]本专利技术的目的在于提供一种GOA驱动电路 ...
【技术保护点】
【技术特征摘要】
1.一种GOA驱动电路,其特征在于,包括多级级联的GOA驱动模块,每一级所述GOA驱动模块均包括:正反扫描控制单元、级传信号输出单元、驱动信号输出单元和下拉单元;所述正反扫描控制单元,接入上一级级传控制信号,正向扫描信号、下一级级传控制信号和反向扫描信号,并电性连接于第一节点,用于将所述正向扫描信号输出至第一节点或将所述反向扫描信号输出至所述第一节点;所述级传信号输出单元,电性连接于所述第一节点、所述第二节点和所述第一控制时钟端,用于输出所述本级级传控制信号;所述驱动信号输出单元,电性连接于所述第一节点、所述第二节点和所述第一控制时钟端,用于输出所述本级扫描驱动信号;所述下拉单元,接入恒压低电平信号和恒压高电平信号,并电性连接于第一节点、第二节点、第三节点、第二控制时钟端和第三控制时钟端,用于将第一节点的电位以及第二节点的电位下拉至所述恒压低电平信号的电位。2.根据权利要求1所述的GOA驱动电路,其特征在于,所述GOA驱动模块还包括功能控制单元,接入第一功能控制信号和第二功能控制信号,用于根据所述第一功能控制信号或所述第二功能控制信号控制所有扫描驱动信号打开或关闭。3.根据权利要求2所述的GOA驱动电路,其特征在于,所述级传信号输出单元包括第一晶体管和第二晶体管,所述第一晶体管的第一端连接于所述第一节点,所述第一晶体管的第二端连接于第一控制时钟端,所述第一晶体管的第三端和第二晶体管的第二端均连接于本级级传控制信号输出端;所述第二晶体管的第一端连接于所述第二节点,所述第二晶体管的第三端接入所述恒压低压电位信号。4.根据权利要求2所述的GOA驱动电路,其特征在于,所述级传信号输出单元包括第一晶体管和第二晶体管;所述第一晶体管的第一端连接于所述第一节点,所述第一晶体管的第二端连接于第一控制时钟端,所述第一晶体管的第三端和第二晶体管的第二端均连接于本级级传控制信号输出端;所述第二晶体管的第一端连接于所述第二节点,所述第二晶体管的第三端接入所述第一功能控制信号。5.根据权利要求3或4所述的GOA驱动电路,其特征在于,所述驱动信号输出单元包括第三晶体管和第四晶体管;所述第三晶体管的第一端连接于所述第一节点,所述第三晶体管的第二端连接于所述第一控制时钟端,所述第三晶体管的第三端和所述第四晶体管的第二端均连接于本级扫描驱动信号输出端,所述第四晶体管的第一端连接于所述第二节点,所述第四晶体管的第三端接入恒压低电平信号。6.根据权利要求5所述的GOA驱动电路,其特征在于,所述功能控制单元包括第五晶体管、第六晶体管、第七晶体管、第八晶体管和第九晶体管;所述第五晶体管的第一端、第二端和所述第六晶体管的第一端、第二端均接入所述第一功能控制信号,所述第五晶体管的第三端连接于本级级传控制信号输出端,所述第六晶体管的第三端连接于本级扫描驱动信号输出端,所述...
【专利技术属性】
技术研发人员:赵莽,郑力华,
申请(专利权)人:武汉华星光电技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。