像素电路及显示面板制造技术

技术编号:32295424 阅读:24 留言:0更新日期:2022-02-12 20:05
本申请公开了一种像素电路及显示面板,该像素电路包括驱动晶体管T2和脉宽驱动模块,脉宽驱动模块包括显示时间控制单元、电位调制单元以及施密特触发器,通过在电位调制单元的输出端与显示时间控制单元的控制端之间串接施密特触发器,可以更快速地关断驱动晶体管T2,进而能够精确地控制像素电路的显示时间或者发光时间。发光时间。发光时间。

【技术实现步骤摘要】
像素电路及显示面板


[0001]本申请涉及显示
,具体涉及一种像素电路及显示面板。

技术介绍

[0002]显示技术的驱动方式包括PAM(Pulse Amplitude Modulation,脉冲幅度调制)、PWM(Pulse Width Modulation,脉冲宽度调制)以及两者的混合,其中,PWM驱动方式具有电流恒定、发光效率高、低灰阶显示画质好的优点,从而PWM或者基于PWM的混合驱动方式得到了广泛的研究。
[0003]如图1所示的像素电路采用了PWM(Pulse Width Modulation,脉冲宽度调制)驱动方式,可以通过信号SPWM控制该像素电路的显示时间,但是该信号SPWM需要较高的频率,当其通过栅极驱动IC(Integrated Circuit,集成电路)生成时,要求该栅极驱动IC具有较高的性能,且该栅极驱动IC能够驱动的像素电路的行数不多。
[0004]如图2所示,图1中像素电路的工作过程包括准备阶段S1和发光阶段S2,在准备阶段S1中,G点电位V

G、信号SPWM的电位V
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:驱动晶体管T2;和脉宽驱动模块,与所述驱动晶体管T2的栅极电性连接;其中,所述脉宽驱动模块包括:显示时间控制单元,所述显示时间控制单元的一端与所述驱动晶体管T2的栅极电性连接,所述显示时间控制单元的另一端用于接入第一参考信号,用于关断所述驱动晶体管T2;电位调制单元;以及施密特触发器,所述施密特触发器的输入端与所述电位调制单元的输出端电性连接,所述施密特触发器的输出端与所述显示时间控制单元的控制端电性连接。2.根据权利要求1所述的像素电路,其特征在于,所述施密特触发器包括:反相器INV1,所述反相器INV1的输入端与所述电位调制单元的输出端电性连接;反相器INV2,所述反相器INV2的输入端与所述反相器INV1的输出端电性连接,所述反相器INV2的输出端与所述显示时间控制单元的控制端电性连接;以及电阻R2,所述电阻R2的一端与所述反相器INV1的输入端电性连接,所述电阻R2的另一端与所述反相器INV2的输出端电性连接。3.根据权利要求2所述的像素电路,其特征在于,所述施密特触发器还包括电阻R1,所述电阻R1的一端与所述电位调制单元的输出端电性连接,所述电阻R1的另一端与所述反相器INV1的输入端电性连接。4.根据权利要求2所述的像素电路,其特征在于,所述反相器INV1包括:晶体管M1,所述晶体管M1的源极/漏极中的一个与所述晶体管M1的栅极电性连接,并接入高电位信号;和晶体管M2,所述晶体管M2的源极/漏极中的一个与所述晶体管M1的源极/漏极中的另一个、所述反相器INV2的输入端电性连接,所述晶体管M2的栅极与所述电位调制单元的输出端电性连接,所述晶体管M2的源极/漏极中的另一个用于接入第一参考信号。5.根据权利要求4所述的像素电路,其特征在于,所述反相器INV2包括:晶体管M3,所述晶体管M3的源极/漏极中的一个与所述晶体管M3的栅极电性连接,并接入所述高电位信号;和晶体管M4,所述晶体管M4的源极/漏极中的一个与所述晶体管M3的源极...

【专利技术属性】
技术研发人员:徐健
申请(专利权)人:TCL华星光电技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1