【技术实现步骤摘要】
像素电路和显示面板
[0001]本专利技术实施例涉及显示
,尤其涉及一种像素电路和显示面板。
技术介绍
[0002]随着显示技术的发展,人们对显示质量的要求也越来越高。
[0003]显示面板包括像素电路,现有像素电路包括驱动晶体管和对驱动晶体管进行初始化的初始化晶体管,由于低温多晶硅工艺制备的显示面板中,初始化晶体管的漏电较大,现有技术中通常设置初始化晶体管为双栅晶体管。
[0004]然而,发光器件发光时,双栅的初始化晶体管的中间节点与驱动晶体管栅极的电位差较大,使得初始化晶体管的漏电仍然较大,使得驱动晶体管栅极电位无法得到良好保持,引起屏体闪烁。
技术实现思路
[0005]本专利技术提供一种像素电路和显示面板,以实现降低低温多晶硅工艺显示面板的像素电路中第一初始化模块的漏电,减少屏体闪烁现象。
[0006]第一方面,本专利技术实施例提供了一种像素电路,包括:驱动晶体管、数据写入模块、存储模块、第一初始化模块和第一漏电抑制模块;
[0007]第一初始化模块用于在初始化阶段 ...
【技术保护点】
【技术特征摘要】
1.一种像素电路,其特征在于,包括:驱动晶体管、数据写入模块、存储模块、第一初始化模块和第一漏电抑制模块;所述第一初始化模块用于在初始化阶段向所述驱动晶体管的栅极写入第一初始化电压;所述第一初始化模块包括至少两个串联的第一子晶体管,相邻所述第一子晶体管通过二者之间的第一中间节点电连接,所述第一漏电抑制模块与至少一个所述第一中间节点电连接,所述第一漏电抑制模块用于将所述驱动晶体管的栅极电位变化量正相关地耦合至所述第一漏电抑制模块所连接的第一中间节点;所述数据写入模块用于在数据写入阶段向所述驱动晶体管的栅极写入数据的电压;所述存储模块用于存储所述驱动晶体管的栅极电压。2.根据权利要求1所述的像素电路,其特征在于,所述第一漏电抑制模块包括第一电容,所述第一电容的第一极板与所述驱动晶体管的栅极电连接,所述第一电容的第二极板与至少一个所述第一中间节点电连接。3.根据权利要求1所述的像素电路,其特征在于,所述第一初始化模块中,所述第一漏电抑制模块所连接的所述第一中间节点与所述第一初始化模块的第一端之间的所述第一子晶体管的沟道宽长比小于所述第一漏电抑制模块所连接的所述第一中间节点与所述第一初始化模块的第二端之间的所述第一子晶体管的沟道宽长比;其中,所述第一初始化模块的第一端接入所述第一初始化电压,所述第一初始化模块的第二端连接所述驱动晶体管的栅极;优选的,所述第一漏电抑制模块所连接的所述第一中间节点与所述第一初始化模块的第一端之间的所述第一子晶体管的沟道宽度小于或者等于1.8微米,沟道长度大于或者等于4微米。4.根据权利要求1所述的像素电路,其特征在于,还包括补偿模块,所述补偿模块用于在数据写入阶段将包含所述驱动晶体管的阈值电压的信息写入到所述驱动晶体管的栅极;所述补偿模块包括至少两个串联的第二子晶体管,相邻的所述第二子晶体管通过二者之间的第二中间节点电连接;优选的,所述第一初始化模块的控制端接入第一扫描信号,所述第一初始化模块的第一端接入第一初始化电压,所述第一初始化模块的第二端与所述驱动晶体管的栅极电连接;优选的,所述数据写入模块的控制端接入第二扫描信号,所述数据写入模块的第一端接入数据电压,所述数据写入模块的第二端与所述驱动晶体管的第一极电连接;所述补偿模块的控制端接入所述第二扫描信号,所述补偿模块的第一端与所述驱动晶体管的第二极电连接,所述补偿模块的第二端与所述驱动晶体管的栅极电连接;优选的,所述像素电路还包括第一发光控制模块和第二发光控制模块,所述第一发光控制模块用于根据自身控制端接入的第一发光控制信号控制第一电源电压输入端与所述驱动晶体管的第一极之间的导通状态,所述第二发光控制模块用于根据自身控制端接入的第二发光控制信号控制所述驱动晶体管的第二极与发光器件第一极之间的导通状态,所述发光器件的第二极连接第二电源电压输入端。5.根据权利要求4所述的像素电路,其特征在于,所述第一漏电抑制模块包括连接至少一个所述第二中间节点和至少一个所述第一中间节点的连接线。
6.根据权利要求5所述的像...
【专利技术属性】
技术研发人员:朱正勇,贾溪洋,赵欣,孙光远,段培,何国冰,马志丽,
申请(专利权)人:昆山国显光电有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。