一种兼容两种类型集线器芯片的PCB板制造技术

技术编号:32157360 阅读:22 留言:0更新日期:2022-02-08 15:06
本实用新型专利技术公开一种兼容两种类型集线器芯片的PCB板,包括:控制模块、用于为第一隔离电路中电子器件进行贴片的第一贴片区域、用于为第二隔离电路中电子器件进行贴片的第二贴片区域、用于为第一集线器电路模块中电子器件进行贴片的第三贴片区域、用于为第二集线器电路模块中电子器件进行贴片的第四贴片区域,以及时钟电路模块;控制模块的一USB接口同时连接第一贴片区域和第二贴片区域中;第一贴片区域与第三贴片区域之间具有相互电连接的导电引脚;第二贴片区域与第四贴片区域之间具有相互电连接的导电引脚;第三贴片区域中包括第一类型集线器芯片的焊盘;第四贴片区域中包括第二类型集线器芯片的焊盘。本方案可以避免因芯片短缺而造成的生产停滞。片短缺而造成的生产停滞。片短缺而造成的生产停滞。

【技术实现步骤摘要】
一种兼容两种类型集线器芯片的PCB板


[0001]本技术涉及电子电路
,尤其涉及一种兼容两种类型集线器芯片的PCB板。

技术介绍

[0002]通用串行总线(USB,Universal Serial Bus)是一种串口总线标准。USB 接口由于其具有的标准统一、可供便携式设备接入、以及可实现热插拔的特点,因而相比与传统的并、串行接口具有更大的优势,在硬件电路中得到了广泛的应用。
[0003]USB接口的迅速应用,也带来了硬件电路设计的压力。在一些场景下,客户需要较多的USB接口以实现丰富的功能,然而控制模块如CPU的原生USB接口是有限的,这时就会产生USB接口不够用的问题。在此背景下,集线器芯片(HUBIC)及集线器电路模块也得到了应用和发展,例如一种“一出八”类型的HUB 芯片,可以将输入的上级USB信号通过八个次级USB接口输出(当然,信号传输方向也可以相反),如此就可以扩展出更多的USB接口。
[0004]然而专利技术人在研究中发现,随着对集线器芯片需求的增加,也为硬件电路设计厂商的采购带来压力。在生产过程中,经常会遭遇所需求的集线器芯片发生短缺的情形,这时就会造成PCB板产品生产的停滞。
[0005]因此,需要针对现有技术的问题进行改进。

技术实现思路

[0006]鉴于以上内容,有必要提供一种兼容两种类型集线器芯片的PCB板,相比于现有技术,可以在其板面上二选一地对兼容的两种类型集线器芯片之一进行贴片生产,这样在其中一种集线器芯片发生短缺时,可以使用另一种集线器芯片进行替代,从而降低硬件电路设计厂商的采购压力,尽可能避免生产停滞。
[0007]为解决上述技术问题,本技术提供一种兼容两种类型集线器芯片的PCB 板,包括:控制模块、用于为第一隔离电路中电子器件进行贴片的第一贴片区域、用于为第二隔离电路中电子器件进行贴片的第二贴片区域、用于为第一集线器电路模块中电子器件进行贴片的第三贴片区域、用于为第二集线器电路模块中电子器件进行贴片的第四贴片区域,以及时钟电路模块;
[0008]所述控制模块的一USB接口同时连接所述第一贴片区域和所述第二贴片区域中的导电引脚;所述第一贴片区域与所述第三贴片区域之间具有相互电连接的导电引脚;所述第二贴片区域与所述第四贴片区域之间具有相互电连接的导电引脚;
[0009]所述第三贴片区域中包括第一类型集线器芯片的焊盘;所述第四贴片区域中包括第二类型集线器芯片的焊盘;
[0010]所述时钟电路模块的时钟信号同时连接第一类型集线器芯片焊盘和第二类型集线器芯片焊盘的时钟信号引脚。
[0011]可选的,所述第一贴片区域和所述第三贴片区域设置在所述PCB板的一个板面上,
而所述第二贴片区域和所述第四贴片区域设置在所述PCB板的另一个相反的板面上。
[0012]可选的,所述第一贴片区域中贴片有第一隔离电路的电子器件,所述第三贴片区域中贴片有第一集线器电路模块的电子器件,而所述第二贴片区域和所述第四贴片区域悬空未贴片;或者
[0013]所述第二贴片区域中贴片有第二隔离电路的电子器件,所述第四贴片区域贴片有第二集线器电路模块的电子器件,而所述第一贴片区域和所述第三贴片区域悬空未贴片。
[0014]可选的,所述第一隔离电路、所述第二隔离电路均为电阻、电感、电容元件的组合。
[0015]可选的,所述第一集线器电路模块和所述第二集线器电路模块具有相同的次级USB接口。
[0016]可选的,所述第一集线器电路模块中的第一类型集线器芯片为GL850 HUB 芯片。
[0017]可选的,所述第二集线器电路模块中的第二类型集线器芯片为FE1.1 HUB 芯片。
[0018]可选的,所述时钟电路模块中包括晶振,所述晶振包括第一至第四引脚,第二和第四引脚接地,第一引脚和第三引脚作为时钟信号输出,所述第一引脚和所述第三引脚通过电阻相连。
[0019]可选的,所述第一引脚和所述第三引脚分别通过电容接地。
[0020]本技术实施例的技术方案的有益效果包括:
[0021]本技术实施例提供的兼容两种类型集线器芯片的PCB板,包括有控制模块、第一至第四贴片区域以及时钟电路模块,第一贴片区域可以贴片第一隔离电路,第二贴片区域可以贴片第二隔离电路,第三贴片区域可以贴片第一集线器电路模块,第四贴片区域可以贴片第二集线器电路模块,第一集线器电路模块中含有第一类型集线器芯片,第二集线器电路模块含有第二类型集线器芯片,时钟电路模块可以为第一集线器芯片和第二集线器芯片之一提供时钟信号,因此本技术相对现有技术,就可以有选择地进行贴片,在一种类型的集线器芯片发生短缺时,就可以利用另一类型的集线器芯片进行替代,从而可以降低硬件电路设计厂商的采购压力,尽可能避免生产停滞。
附图说明
[0022]图1为本技术一个实施例中提供的一种兼容两种类型集线器芯片的PCB 板的结构示意图;
[0023]图2A为本技术一个实施例中的第一隔离电路和第二隔离电路的电路原理图;
[0024]图2B为本技术一个实施例中的第一集线器电路模块的电路原理图;
[0025]图2C为本技术一个实施例中的第二集线器电路模块的电路原理图;
[0026]图2D为本技术一个实施例中的时钟电路模块的电路原理图。
[0027]本技术目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
[0028]为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本技术,并不用于限定本技术。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
[0029]需要说明的是,在本技术中涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本技术要求的保护范围之内。
[0030]在本技术实施例的描述中,需要理解的是,在本技术的描述中,除非另有说明,“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如A和/或B。可以表示:单独存在A,同时存在A和B,以及单独存在B这三种情况。
[0031]另外需要说明的是,当部件被称为“固定”或“设置”或“连接”另一个部件,它可以直接或者间接位于该另一个部件上。术语“上”、“下”、“外”、“远端”、“远离”等指示的方位或位置为基于附图所示的方位或位置,仅仅是为了便于描述,不本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种兼容两种类型集线器芯片的PCB板,其特征在于,包括:控制模块、用于为第一隔离电路中电子器件进行贴片的第一贴片区域、用于为第二隔离电路中电子器件进行贴片的第二贴片区域、用于为第一集线器电路模块中电子器件进行贴片的第三贴片区域、用于为第二集线器电路模块中电子器件进行贴片的第四贴片区域,以及时钟电路模块;所述控制模块的一USB接口同时连接所述第一贴片区域和所述第二贴片区域中的导电引脚;所述第一贴片区域与所述第三贴片区域之间具有相互电连接的导电引脚;所述第二贴片区域与所述第四贴片区域之间具有相互电连接的导电引脚;所述第三贴片区域中包括第一类型集线器芯片的焊盘;所述第四贴片区域中包括第二类型集线器芯片的焊盘;所述时钟电路模块的时钟信号同时连接第一类型集线器芯片焊盘和第二类型集线器芯片焊盘的时钟信号引脚。2.根据权利要求1所述的兼容两种类型集线器芯片的PCB板,其特征在于,所述第一贴片区域和所述第三贴片区域设置在所述PCB板的一个板面上,而所述第二贴片区域和所述第四贴片区域设置在所述PCB板的另一个相反的板面上。3.根据权利要求1或2所述的兼容两种类型集线器芯片的PCB板,其特征在于,所述第一贴片区域中贴片有第一隔离电路的电子器件,所述第三贴片区域中贴片有第一集线器电路模块的电子器件,而所...

【专利技术属性】
技术研发人员:丁永波吴胜广
申请(专利权)人:深圳微步信息股份有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1