垂直式只读存储器及其制造方法技术

技术编号:3213239 阅读:158 留言:0更新日期:2012-04-11 18:40
一种垂直式只读存储器及其工艺,是在基底中形成沟渠,并于沟渠的底部制作源极/漏极,而在基底的表面上形成栅极;沟渠之中设有与源极/漏极电性连接的多晶硅位线,多晶硅与沟渠侧壁的基底以介电层加以隔绝,并且以沟渠的侧壁作为编码区。(*该技术在2022年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术是有关于一种半导体组件及其工艺,且特别是有关于一种垂直式只读存储器(vertical read-only memory)及其工艺。本专利技术的另一目的就是提供一种垂直式只读存储器及其工艺,能够减少漏电流的现象。根据上述与其它目的,本专利技术提出一种垂直式只读存储器,其在基底中形成沟渠,并于沟渠的底部制作源极/漏极,而在基底的表面上形成栅极;沟渠中设与源极/漏极电性连接的多晶硅位线,多晶硅与沟渠侧壁的基底以介电层加以隔绝,并且以沟渠的侧壁作为编码区。如上所述,由于本专利技术只读存储器的源极侧的沟渠侧壁与漏极侧的沟渠侧壁都作为编码区,故每一个存储单元可以储存二个位的数据(1 cell 2 bit),而且存储单元的数据储存于垂直于芯片表面的方向,与线宽工艺能力并无直接的关系,故组件易于小型化。此外,由于源极/漏极的起始电压是通过介电层的厚度来决定,而介电层的厚度易通过形成的条件来加以控制,因此,本专利技术可以具有较好的起始电压分布,而减少漏电流的现象。100,200基底102突起区104,204栅极导体层106a/106b,230源极/漏极108凹陷区110编码区112,202栅氧化层114,232导体层116字符线 118,234绝缘层120,211氧化硅层206顶盖层208栅极叠层210沟渠212高起始电压栅介电层214,236多晶硅层214a多晶硅间隙壁216高起始电压离子植入工艺218a,218b罩幕层220,224编码区离子植入工艺222,226编码区228埋入式扩散离子植入工艺232a位线238硅化金属层请参照附图说明图1,本专利技术的垂直式只读存储器包括配置于具有突起区102与凹陷区108的基底100上的栅极导体层104、作为位线用的导体层114与字符线116,以及基底100内的源极/漏极106a/106b与编码区110,其配置方式为栅极导体层104配置于基底100的突起区102上,而导体层114配置于基底100的凹陷区108上,并且与源极/漏极106a/106b电性连接,而源极/漏极106a/106b位于基底100的凹陷区108中,编码区110则位于突起区102的两侧壁,字符线116配置于基底100上,且与栅极导体层104电性连接。另外,还有一栅氧化层112配置于栅极导体层104与基底100之间,一绝缘层118则配置于导体层114与凹陷区108侧壁的基底100之间,且有一氧化硅层120配置于导体层114与字符线116之间。其中,导体层114与字符线116的材质譬如是多晶硅。而且,于字符线116上还可以包括一层硅化金属层(未绘出),其材质可以是硅化钨。此处须特别说明的是,为形成编码区110而进行的离子植入工艺所使用的离子具有第二导电型态,其与原本存在于此处的第一导电型态掺质相异,但掺杂浓度则较低,使被植入的编码区110(图1中负号“-”标示处)--具有较淡的第一导电型态,并因此而具有较低的起始电压。在读取数据的时候,先将栅极104开启,并在漏极106b施加一高电压,在源极106a施加一低电压。栅极104下方与漏极106b侧的导体层114旁的基底100中将会形成一反转层。若源极106a侧的编码区110具有编码植入的离子,则因为此编码区110的起始电压较低,源极106a上所施加的低电压足以在源极106a侧产生反转层,因此,栅极104下方、漏极106b侧与源极106a侧可以形成信道,而得以侦测到电流。反之,若是源极106a侧的编码区110未受到编码植入,则因为此编码区110其起始电压较高,源极106a上所施加的低电压不足以在源极106a侧产生反转层,因此,源极106a侧无法与栅极104下方、漏极106b侧一般产生信道,故而无法侦测到电流。为详细说明本专利技术的具有埋入式位线的半导体组件的制作方法,请参照图2A至图2Q所示。第二实施例图2A至图2Q所示为本专利技术第二实施例的一种垂直式只读存储器的制造流程剖面示意图。请参照图2A,于一基底200上形成一栅氧化层202,其厚度约为30埃,再于基底200上形成一层栅极导体层204,其厚度约为1500埃。接着,请参照图2B,于基底200上形成一层顶盖层(Cap Layer)206并覆盖栅极导体层204,其厚度约为600埃。另外,在此一工艺前还可以进行一前清洗工艺(Pre-clean),且在此工艺后更可以进行一后清洗工艺(Post clean)。然后,请参照图2C,图案化顶盖层206与栅极导体层204,以于基底200上形成由栅极导体层204a与顶盖层206a所组成的栅极叠层(Gate Stack)208。接着,请参照图2D,以顶盖层206a为蚀刻罩幕,蚀刻去除暴露出的栅氧化层202,并持续蚀刻至基底200,以形成沟渠210。其蚀刻工艺的硅蚀刻(Si Etch)速率例如是1500±150埃/分。其后,请参照图2E,于沟渠210侧壁形成约50埃的氧化硅层211,此工艺之前还可包括一前清洗工艺。此氧化硅层211将于稍后去除。本图所示的工艺主要目的在于修补沟渠210的蚀刻工艺所造成的损害,是属于可选择(Optional)进行的步骤。接着,请参照图2F,去除氧化硅层211,再于沟渠210表面形成一高起始电压栅介电层(High Vt Gate Oxide)212,其形成方法例如是热氧化法(thermal oxidation),且其厚度约在15埃~100埃。然后,还包括于基底200上沉积一层薄多晶硅层214,其厚度约100埃,而此多晶硅层214的作用在于保护高起始电压栅介电层212,使其不会遭受后续离子植入工艺的破坏。然后,请参照图2G,对基底200进行一高起始电压离子植入工艺(High Vt I/I)216,其植入离子例如是二氟化硼离子(BF2+);植入角度约为15度。随后,请参照图2H,于部份沟渠210中形成罩幕层218a,用以作为只读存储器第一编码(ROM code 1)工艺的罩幕,其材质包括光阻,厚度约为1000埃。接着,请参照图2I,进行一第一编码区离子植入工艺(Code1 I/I)220,以于基底200中形成一只读存储器第一编码区222。其中,第一编码区离子植入工艺220的植入离子的导电型态与高起始电压离子植入216相异,其例如是砷(As)离子;植入角度为20度。然后,请参照图2J,去除罩幕层218a,再于部份沟渠210中形成罩幕层218b,用以作为只读存储器第二编码(ROM code 2)工艺的罩幕。然后,进行一第二编码区离子植入工艺(Code2 I/I)224,以于基底200中形成一只读存储器第二编码区226。其中,第二编码区离子植入工艺224的植入离子例如是砷;植入角度为20度。接着,请参照图2K,去除罩幕层218b,再回蚀刻薄多晶硅层214,使沟渠210侧壁残留有薄多晶硅间隙壁214a,并暴露出沟渠210底部的高起始电压栅介电层212。其后,请参照图2L,对基底200进行埋入式扩散离子植入工艺(Buried Diffusion I/I)228,以于沟渠210底部的基底200内形成源极/漏极230,其中,埋入式扩散离子植入工艺228的植入离子例如是砷离子;植入能量约为10KeV;植入剂量约为1×1014ions/cm2。另外,于埋入式扩散离子植入工艺2本文档来自技高网...

【技术保护点】
一种垂直式只读存储器,其特征是,其结构包括: 一基底,该基底具有相互交替的一突起区与一凹陷区; 一栅极导体层,其配置于该基底的该突起区上; 一源极/漏极,其位于该基底的该凹陷区中; 一编码区,其位于该凹陷区与该突起区的侧壁; 一栅介电层,其配置于该栅极导体层与该基底之间; 一导体层,其配置于该基底的凹陷区上,并且与该源极/漏极电性连接; 一字符线,其配置于该基底上,且与该栅极导体层电性连接; 一绝缘层,其配置于该导体层与该凹陷区侧壁的该基底之间。

【技术特征摘要】
1.一种垂直式只读存储器,其特征是,其结构包括一基底,该基底具有相互交替的一突起区与一凹陷区;一栅极导体层,其配置于该基底的该突起区上;一源极/漏极,其位于该基底的该凹陷区中;一编码区,其位于该凹陷区与该突起区的侧壁;一栅介电层,其配置于该栅极导体层与该基底之间;一导体层,其配置于该基底的凹陷区上,并且与该源极/漏极电性连接;一字符线,其配置于该基底上,且与该栅极导体层电性连接;一绝缘层,其配置于该导体层与该凹陷区侧壁的该基底之间。2.如权利要求1所述的垂直式只读存储器,其特征是,其结构更包括一氧化硅层,位于该字符线与该导体层之间。3.如权利要求1所述的垂直式只读存储器,其特征是,该导体层的材质包括多晶硅。4.如权利要求1所述的垂直式只读存储器,其特征是,该字符线的材质包括多晶硅。5.如权利要求1所述的垂直式只读存储器,其特征是,更包括一硅化金属层位于该字符线上。6.如权利要求5所述的垂直式只读存储器,其特征是,该硅化金属层的材质包括硅化钨。7.一种垂直式只读存储器的制造方法,其特征是,该方法包括提供一基底;于该基底上形成一栅介电层;于该基底上形成一栅极导体层;于该基底上形成一顶盖层,覆盖该栅极导体层;图案化该顶盖层与该栅极导体层,以于该基底上形成由该栅极导体层与该顶盖层所组成的一栅极叠层;以该顶盖层为蚀刻罩幕,蚀刻去除暴露出的该栅介电层,并持续蚀刻至该基底内,以形成一沟渠;于该沟渠侧壁形成一高起始电压栅介电层;对该基底进行一高起始电压离子植入工艺;于部份该沟渠侧壁的该基底中形成多个编码区;进行一埋入式扩散离子植入工艺,以于该沟渠底部的该基底内形成一源极/漏极;于该沟渠中形成一导体层;于该导体层表面形成一绝缘层;去除该顶盖层,以暴露出该栅极导体层;以及于该基底上形成一多晶硅层。8.如权利要求7所述的垂直式只读存储器的制造方法,其特征是,形成该沟渠的该步骤后,更包括于该沟渠...

【专利技术属性】
技术研发人员:黄水钦
申请(专利权)人:旺宏电子股份有限公司
类型:发明
国别省市:71[中国|台湾]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1