当前位置: 首页 > 专利查询>英特尔公司专利>正文

制造具有高介电常数栅极电介质的半导体器件的方法技术

技术编号:3199432 阅读:154 留言:0更新日期:2012-04-11 18:40
一种用于制造半导体器件的方法,包括:    在衬底上形成高介电常数栅极电介质层;    在所述高介电常数栅极电介质层上形成覆盖层;    氧化所述覆盖层,以在所述高介电常数栅极电介质层上形成覆盖电介质氧化物;然后    在所述覆盖电介质氧化物上形成栅电极。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及用于制造半导体器件的方法,具体地说,涉及用于制造包括高介电常数(k)栅极电介质层的半导体器件的方法。
技术介绍
具有非常薄的基于二氧化硅的栅极电介质的MOS场效应晶体管可能遇到不可接受的栅极漏电流。由某种高k电介质材料而不是二氧化硅形成栅极电介质可以减小栅极漏电流。然而,这样的电介质可能与作为用于制造器件栅电极的优选材料的多晶硅不相容。如果这样的高k膜包含氧化物,则其可能在随机的表面位置出现氧空位。当器件的栅电极包含多晶硅时,硅化物可能形成在发生这样的空位的地方。硅化物的出现可以改变电极的功函数或者导致器件穿过电介质而短路。因此,需要一种用于制造包括高k栅极电介质的半导体器件的改进工艺。需要这样的工艺,即当在高k膜上形成多晶硅栅电极时,该工艺消除(或者至少最小化)了硅化物的形成。本专利技术的方法提供了这种工艺。附图说明图1A到图1D表示当实施本专利技术方法的实施例时可以形成的结构的横截面。在这些图中所示出的特征没有按比例画出。具体实施例方式描述了一种用于制造半导体器件的方法。该方法包括在衬底上形成高k栅极电介质层,然后在高k栅极电介质层上形成覆盖层。在氧化覆盖层以在高k栅极电介质层上形成覆盖电介质氧化物之后,栅电极被形成在覆盖电介质氧化物上。在下面的描述中,阐述了大量细节以提供对本专利技术的充分理解。但是,对于本领域的技术人员来说很明显,除了这里清楚描述的那些方式外,还可以以很多方式来实施本专利技术。因此,本专利技术不限于下面描述的具体细节。在本专利技术的方法的一个实施例中,如图1A所示,高k栅极电介质层110被形成在衬底100上。衬底100可以包括体硅或绝缘体上硅结构。或者,衬底100可以包括其他材料——其可以与硅组合也可以不与硅组合——例如锗、锑化铟、碲化铅、砷化铟、磷化铟、砷化镓或者锑化镓。虽然这里描述了可以形成衬底100的材料的几个示例,但是可以作为基础而在其上制造半导体器件的任何材料都落在本专利技术的精神和范围内。当衬底100包括硅晶片时,晶片可以在将高k栅极电介质层110形成于其表面上之前被清洗。为了清洗晶片,首先可以将其暴露于稀氢氟酸(“HF”)溶液,例如水比HF为50∶1的溶液。然后可以将晶片置于兆频超声波(megasonic)箱中,并首先暴露于水/H2O2/NH4OH溶液,然后暴露于水/H2O2/HCl溶液。水/H2O2/NH4OH溶液可以去除微粒和有机污染物,而水/H2O2/HCl溶液可以去除金属污染物。在该清洗处理之后,高k栅极电介质层110可以被形成在衬底100上,产生图1A的结构。高k栅极电介质层110包括其介电常数比二氧化硅的介电常数高的材料。电介质层110优选具有至少是二氧化硅的介电常数两倍的介电常数,即大于约8的介电常数。可以用于制造高k栅极电介质的材料包括氧化铪、氧化硅铪、氧化镧、氧化锆、氧化硅锆、氧化钛、氧化钽、氧化钛锶钡、氧化钛钡、氧化钛锶、氧化钇、氧化铝,氧化钽钪铅以及铌酸铅锌。尤其优选的是氧化铪、氧化锆、氧化钛和氧化铝。虽然这里描述了可以用于形成高k栅极电介质层110的材料的一些例子,但是该层也可以由其他用于减小栅极漏泄漏的材料制成。可以使用诸如传统化学气相沉积(“CVD”)、低压CVD或物理气相沉积(“PVD”)工艺之类的传统沉积方法在衬底100上形成高k栅极电介质层110。优选地,使用传统的原子层CVD工艺。在这种工艺中,可以以选定的流速向CVD反应器中供给金属氧化物前驱体(例如金属氯化物)和蒸气,然后该反应器在选定的温度和压力下工作,以在衬底100和高k栅极电介质层110之间生成原子级的平滑界面。CVD反应器应该工作足够长的时间,以形成具有期望厚度的层。在大部分应用中,电介质层110的厚度应该小于约60埃,并且更优选在约5埃到约40埃之间。由于存在可以形成硅化物的氧空位,这样沉积的高k栅极电介质层110可能与多晶硅不相容。在本专利技术的方法中,覆盖电介质氧化物被形成在高k栅极电介质层110上,以使得该层与多晶硅相容,或者与可以被用来形成栅电极的其他材料相容。可以通过在层110上形成覆盖层,然后氧化该覆盖层来在高k栅极电介质层110上形成覆盖电介质氧化物。图1B反映了一种结构的横截面,其中覆盖层115已经被形成在高k栅极电介质层110上。在优选实施例中,覆盖层115包括硅,但是也可以改为使用例如铝的其他材料。覆盖层115的厚度优选地小于约5个单原子层的厚度,更优选由仅仅一个或者两个单原子层构成。可以利用传统的物理气相沉积工艺(例如,通过将硅或者另一种材料的1到5单原子层溅射到高k栅极电介质层110的表面上)形成覆盖层115。当高k栅极电介质层110包括金属氧化物时,可能存在氧空位——即羟基封端已经被耗尽的表面位置。通过将一薄层的硅溅射到层110的表面上来在层110上形成覆盖层115,这样可以利用硅使这样的表面位置饱和,这可能导致在所有(至少大部分的)这些表面位置上形成硅化物。例如,如果层110包含氧化铪,则在该氧化物上形成一薄层的硅,这样将导致在氧化铪膜中出现氧空位的地方形成铪-硅键。在高k栅极电介质层110上形成覆盖层115之后,覆盖层115被氧化以在高k栅极电介质层110上形成覆盖电介质氧化物125。当在覆盖电介质氧化物125上形成多晶硅层时,覆盖电介质氧化物125将充当防止硅化物形成的超薄覆盖氧化物层。当覆盖层115包括硅时,覆盖电介质氧化物125可以包括二氧化硅的超薄层。可以利用等离子体增强化学气相沉积工艺或者通过将覆盖层暴露于包含氧化剂的溶液,来氧化覆盖层115。当使用等离子体增强化学气相沉积工艺来氧化覆盖层115时,可以使用直接等离子体增强化学气相沉积(“PECVD”)工艺或者远程等离子体增强化学气相沉积(“RPECVD”)工艺。在这样的PECVD或者RPECVD工艺中,通过将覆盖层115暴露于由等离子体源产生的离子化的氧物质,可以氧化覆盖层115。当使用PECVD工艺时,可以例如通过将氧、含氮氧化物或者氧与含氮氧化物的混合物输入到反应器中,然后在反应器中激发等离子体,来产生这样的离子化氧物质。当使用RPECVD工艺时,可以远程激发等离子体,然后可以将得到的离子化氧物质输入到反应器中。或者,可以通过远程激发等离子体、利用诸如氩或氦之类的载气将所得到的离子化组分输入到反应器,然后将氧、含氮氧化物或者氧与含氮氧化物的混合物输入到反应器——等离子体源的下游,这样来产生离子化氧物质。反应器应该在合适的条件(例如压力、射频以及功率)下工作足够长的时间,来至少氧化覆盖层115的已经键合到高k栅极电介质层110的多个部分上的那些部分。例如,当覆盖层115包括硅时,则氧化步骤应该氧化所有的硅化物。该氧化步骤也可以氧化覆盖层115的没有键合到层110中存在的金属原子上的任何部分。在已经形成硅化物的每一个表面位置上,这样的氧化步骤可以在(形成硅化物的)硅原子和来自高k膜的硅原子已经键合到其上的金属原子之间桥连氧原子。在优选实施例中,该氧化步骤发生在相对低的温度,例如低于约500℃的温度。通过在相对低的温度下氧化覆盖层115,高k栅极电介质可以保持其非晶态,并且可以减小扩散到衬底100与层110之间的界面中的氧的量。而这又可以限制在该界面处额外的氧化物的生长量。作为本文档来自技高网...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种用于制造半导体器件的方法,包括在衬底上形成高介电常数栅极电介质层;在所述高介电常数栅极电介质层上形成覆盖层;氧化所述覆盖层,以在所述高介电常数栅极电介质层上形成覆盖电介质氧化物;然后在所述覆盖电介质氧化物上形成栅电极。2.根据权利要求1所述的方法,其中,所述高介电常数栅极电介质层是通过原子层化学气相沉积形成的,并且其中,所述高介电常数栅极电介质层包括从由氧化铪、氧化硅铪、氧化镧、氧化锆、氧化硅锆、氧化钛、氧化钽、氧化钛锶钡、氧化钛钡、氧化钛锶、氧化钇、氧化铝、氧化钽钪铅和铌酸铅锌所组成的组中选择的材料。3.根据权利要求1所述的方法,其中,所述覆盖层包含硅。4.根据权利要求3所述的方法,其中,所述覆盖层的厚度小于约5个单原子层的厚度。5.根据权利要求4所述的方法,其中,所述覆盖层是利用等离子体增强化学气相沉积工艺被氧化的,所述等离子体增强化学气相沉积工艺包括将所述覆盖层暴露于由等离子体源产生的离子化氧物质。6.根据权利要求4所述的方法,其中,所述覆盖层是通过将所述覆盖层暴露于包含氧化剂的溶液被氧化的。7.根据权利要求6所述的方法,其中,所述氧化剂包括过氧化氢。8.根据权利要求7所述的方法,其中,所述栅电极包含多晶硅。9.根据权利要求8所述的方法,还包括在所述高介电常数栅极电介质层上形成所述覆盖层之前,对所述高介电常数栅极电介质层进行湿法化学处理,以从所述层去除杂质并增大所述层的氧含量。10.一种用于制造半导体器件的方法,包括在衬底上形成高介电常数栅极电介质层;在所述高介电常数栅极电介质层上形成覆盖层,所述覆盖层的厚度小于约5个单原子层的厚度;氧化所述覆盖层,以在所述高介电常数栅极电介质层上形成覆盖电介质氧化物;然后在所述覆盖电介质氧化物上形成包含多晶硅的层。11.根据权利要求10所述的方法,其中,所述高介电常数栅极电介质层是通过原子层化学气相沉积形成的,并且厚度在约5埃...

【专利技术属性】
技术研发人员:贾斯廷·布拉斯克马克·多齐约翰·巴纳科罗伯特·周
申请(专利权)人:英特尔公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利