一种Duo-binaryPAM4发射机及数据传输系统技术方案

技术编号:31917500 阅读:20 留言:0更新日期:2022-01-15 13:00
为了解决传统NRZ和PAM4发射机在经过强信道下衰减过大功耗过高的问题,本发明专利技术提供一种Duo

【技术实现步骤摘要】
一种Duo

binary PAM4发射机及数据传输系统


[0001]本专利技术涉及芯片与光模块的互联、芯片与芯片的互联和以太网互连领域的有线通信技术,具体涉及一种Duo

binary PAM4发射机及数据传输系统。

技术介绍

[0002]Duo

binary PAM4发射机是高速串口的数据发送端,用于将处理器、存储器或者传感器发出的多路并行数据串行化,并通过信道传输至接收机。如图1所示,现有Duo

binary PAM4发射机主要包括伪PRBS发生器、预编码模块、双二进制模块、低速并串转换模块、4:1高速合路器和电压模驱动电路,其工作流程包括:(1)利用伪随机码发生器产生64路875Mb/s的并行信号;(2)利用预编码模块消除并行信号前后码元的相关性;(3)利用双二进制模块将输入信号转换为三电平信号(4)利用低速并串转换模块将64路875Mbps合成4路14Gbps的高速串行信号;(5)利用4:1高速合路器将4路数据串化成一路高速的数据流;(6)利用电压模驱动电路实现信号输出。由于双二进制信号进行传输时会出现差错传递,需要在进行双二进制转换前加入预编码电路来消除前后码元的相关性。
[0003]图2给出了Duo

Binary PAM4(DB

PAM4)的功率谱密度,112Gb/s Duo

binary PAM4信号的奈奎斯特频率频率为14GHz,而同速下的PAM4信号奈奎斯特频率频率为28GHz,NRZ信号为56GHz。图3给出在强信道下,Duo

binary PAM4信号、PAM4信号以及NRZ信号的信道衰减。Duo

binary PAM4信号衰减为20.9dB,PAM4信号衰减为36.16dB,NRZ信号达到70dB衰减。Duo

binary PAM4发射机不同于NRZ信号只有两个电平和两种跳变沿以及PAM

4信号具有4个电平和12种不同的跳变沿,Duo

binary PAM4具有7个电平和30种不同的跳变沿,有限的电平的跳变速度在Duo

binary PAM4中带来确定性抖动,显著压缩了眼宽。
[0004]如图3所示传统的4:1高速合路器,主要包含电感,电阻和四个完全相同的脉冲产生单元。采用电感拓宽了带宽,使用电阻控制了电路的电流。每个脉冲产生单元在两个相差90度相位的时钟驱动下产生1UI(Unit Interval,单位码元长度)的数据输出脉冲。这四个相同的脉冲产生单元然后在流水线时钟的驱动下将四路数据串行化成一路高速的数据流(CK0,CK90,CK180,CK270为相位相差90度的四个时钟)。其时序波形图如图4所示,当数据率达到100Gb/s时,传统的1/2速架构的合路器留给数据建立和保持的时间只有1UI(仅为10ps),而合路器必须要提供充足的时序裕度以保证时序的正确性,因此需要设计能够有效扩展时序裕度的合路器。

技术实现思路

[0005]本专利技术要解决的技术问题:为了解决传统NRZ和PAM4发射机在经过强信道下衰减过大功耗过高的问题,提供一种Duo

binary PAM4发射机及数据传输系统,本专利技术采用Duo

Binary PAM4编码解决信号衰减过大的问题,利用电流补偿架构的4:1高速合路器,降低了功耗,提升了时序裕度,拓宽了判决容限。
[0006]为了解决上述技术问题,本专利技术采用的技术方案为:
[0007]一种Duo

binary PAM4发射机,包括伪PRBS发生器、预编码模块、双二进制模块、低速并串转换模块、4:1高速合路器和电压模驱动电路,所述4:1高速合路器包括四个独立的数据信号电流补偿电路,且四个数据信号电流补偿电路的输出端通过线与将四路信号进行叠加从而实现合路功能输出信号Y。
[0008]可选地,所述数据信号电流补偿电路包括MOS管M1~M7,其中MOS管M1、MOS管M2、MOS管M4为N型MOS管,MOS管M3、MOS管M5、MOS管M6、MOS管M7为P型MOS管,MOS管M1、MOS管M3、MOS管M6的栅极与时钟clk_0相连,MOS管M4、MOS管M5的栅极与时钟clk_90相连,所述时钟clk_0和时钟clk_90两者相位相差90
°
,MOS管M1的栅极作为数据D0的输入端、源极与电源Vcc相连、漏极与MOS管M2的源极相连,MOS管M2的漏极、MOS管M3的漏极共同与MOS管M4的源极相连,MOS管M3、M5、M6的源极与电流源Vss相连,MOS管M4、M5、M6的漏极共同与MOS管M7的栅极相连,MOS管M7的源极接地、漏极作为数据信号电流补偿电路的输出端。
[0009]可选地,所述时钟clk_0为0度相位的时钟。
[0010]可选地,所述时钟clk_90为90度相位的时钟。
[0011]可选地,所述预编码模块、双二进制模块之间设有电平变换模块,所述电平变换模块用于将预编码模块输出的将单极性码{0,1}的数据{d
n
}转换为双极性码{

1,1}的数据{a
n
}。
[0012]可选地,所述预编码模块为模二相加运算电路,用于将输入的单极性码{0,1}的数据{b
n
}进行模二相加运算得到单极性码{0,1}的数据{d
n
}。
[0013]可选地,所述双二进制模块包括延时相加电路,所述延时相加电路用于将输入的双极性码{

1,1}的数据{a
n
}与延时时长T
b
前的双极性码{

1,1}的数据{a
n
}累加得到三电平信号{

2,0,2}的数据{c
n
}。
[0014]可选地,所述双二进制模块还包括低通模块,所述低通模块用于将三电平信号{

2,0,2}的数据{c
n
}低通滤波。
[0015]可选地,所述PRBS发生器的输出为由伪随机码产生的64路875Mb/s的并行信号;所述低速并串转换模块为64:4低速并串转换模块,用于将64路875Mbps合成14Gbps的高速串行信号;所述电压模驱动电路最终的输出为112Gb/s的Duo

binary PAM4信号。
[0016]此外,本专利技术还提供一种数据传输系统,包括相互连接的发射机和接收机,所述发射机为所述的Duo

binary PAM4发射机。
[0017]和现有技术相比,本专利技术具有下述优点:本专利技术包括伪PRBS发生器、预编码模块、双二进制模块、低速并串转换模块、4:1高速合路器和电压模驱动电路,所述4:1高速合路器包括四个本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种Duo

binary PAM4发射机,包括伪PRBS发生器、预编码模块、双二进制模块、低速并串转换模块、4:1高速合路器和电压模驱动电路,其特征在于,所述4:1高速合路器包括四个独立的数据信号电流补偿电路,且四个数据信号电流补偿电路的输出端通过线与将四路信号进行叠加从而实现合路功能输出信号Y。2.根据权利要求1所述的Duo

binary PAM4发射机,其特征在于,所述数据信号电流补偿电路包括MOS管M1~M7,其中MOS管M1、MOS管M2、MOS管M4为N型MOS管,MOS管M3、MOS管M5、MOS管M6、MOS管M7为P型MOS管,MOS管M1、MOS管M3、MOS管M6的栅极与时钟clk_0相连,MOS管M4、MOS管M5的栅极与时钟clk_90相连,所述时钟clk_0和时钟clk_90两者相位相差90
°
,MOS管M1的栅极作为数据D0的输入端、源极与电源Vcc相连、漏极与MOS管M2的源极相连,MOS管M2的漏极、MOS管M3的漏极共同与MOS管M4的源极相连,MOS管M3、M5、M6的源极与电流源Vss相连,MOS管M4、M5、M6的漏极共同与MOS管M7的栅极相连,MOS管M7的源极接地、漏极作为数据信号电流补偿电路的输出端。3.根据权利要求2所述的Duo

binary PAM4发射机,其特征在于,所述时钟clk_0为0度相位的时钟。4.根据权利要求3所述的Duo

binary PAM4发射机,其特征在于,所述时钟clk_90为90度相位的时钟。5.根据权利要求4所述的Duo

binary PAM4发射机,其特征在于,所述预编码模块、双二进制模块之间设有电平变换模块,所述电平变换模块用于将预编码模块输出的将单极性码{0,1}的数据{d
n
}转换为双极性码{

【专利技术属性】
技术研发人员:吕方旭唐子翔赖明澈齐星云张金旺常俊胜徐佳庆戴艺董德尊许超龙欧洋廖湘科
申请(专利权)人:中国人民解放军国防科技大学
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1