【技术实现步骤摘要】
栅极驱动电路及显示面板
[0001]本申请实施例涉及显示
,尤其涉及一种栅极驱动电路及显示面板。
技术介绍
[0002]GOA(Gate Driver On Array)技术是将显示面板的栅极驱动电路集成在玻璃基板上的一种栅极驱动技术,由于GOA技术能较少外接IC的绑定(bonding)工序,能降低产品成本,且更适合制作窄边框或无边框的显示产品。
[0003]现有的GOA电路包括级联的多个栅极驱动单元,每一级栅极驱动单元对应驱动一级水平扫描线。每一级栅极驱动单元主要包括上拉电路、上拉控制电路和下拉电路。上拉电路主要负责将时钟信号输出为栅极驱动信号;上拉控制电路通过提升上拉节点来控制上拉电路的打开时间,上拉控制电路一般连接前面级栅极驱动单元传递过来的栅极驱动信号;下拉电路负责在第一时间将上拉节点和栅极驱动信号拉低为低电位。
[0004]栅极驱动电路的上拉节点需要在上拉阶段和触摸中停阶段保持高电位,其中,触摸中停阶段是指针对触摸屏,栅极驱动电路在正常显示阶段的过程中需要对触摸信号进行侦测和采集,因此在该阶段 ...
【技术保护点】
【技术特征摘要】
1.一种栅极驱动电路,其特征在于,包括级联的多个栅极驱动单元,第n级所述栅极驱动单元包括:上拉控制模块和下拉模块;所述上拉控制模块连接第一节点,并连接正向扫描信号输出端、反向扫描信号输出端、第n
‑
m级栅极驱动信号输出端以及第n+m级栅极驱动信号输出端,用于在所述正向扫描信号输出端输出的信号、所述反向扫描信号输出端输出的信号、所述第n
‑
m级栅极驱动信号输出端输出的信号以及所述第n+m级栅极驱动信号输出端输出的信号的控制下,提高所述第一节点的电位;n和m均为正整数,且n>m;所述下拉模块连接所述第一节点,并连接恒压低电位、第n+m条时钟信号输出端以及第n
‑
m条时钟信号输出端,用于在所述恒压低电位、所述第n+m条时钟信号以及所述第n
‑
m条时钟信号的控制下,拉低所述第一节点的电位;其中,所述上拉控制模块中和/或所述下拉模块中分别与所述第一节点连接的薄膜晶体管为氧化物薄膜晶体管。2.如权利要求1所述的栅极驱动电路,其特征在于,所述上拉控制模块包括第一薄膜晶体管和第二薄膜晶体管,所述第一薄膜晶体管的栅极连接第n
‑
m级栅极驱动信号输出端,所述第二薄膜晶体管的栅极连接第n+m级栅极驱动信号输出端,所述第一薄膜晶体管的源极连接正向扫描信号输出端,所述第二薄膜晶体管的源极连接反向扫描信号输出端,所述第一薄膜晶体管的漏极和所述第二薄膜晶体管的漏极均连接第一节点;其中,所述第一薄膜晶体管和所述第二薄膜晶体管为氧化物薄膜晶体管。3.如权利要求1所述的栅极驱动电路,其特征在于,所述下拉模块包括第五薄膜晶体管和第六薄膜晶体管,所述第五薄膜晶体管的栅极连接第n+m条时钟信号输出端或第n
‑
m条时钟信号输出端,所述第五薄膜晶体管的源极连接所述第一节点,所述第五薄膜晶体管的漏极连接所述第六薄膜晶体管的源极,所述第六薄膜晶体管的漏极连接恒压低电位;其中,所述第五薄膜晶体管为氧化物薄膜晶体管。4.如权利要求1所述的栅极驱动电路,其特征在于,第n级所述栅极驱动单元还包括上拉模块,所述上拉模块包括第三薄膜晶体管和第四薄膜晶体管,所述第三薄膜晶体管的栅极连接恒压高电位,所述第三薄膜晶体管的源极连接所述第一节点,所述第三薄膜晶体管的漏极和所述第四薄膜晶体管的栅极均连接第四节点,所述第四薄膜晶体管的源极连接第n条时钟信号输出端,所述第四薄膜晶体管的漏极连接第n级栅极驱动信号输出端。5.如权利要求4所述的栅极驱动电路,其特征在于,所述下拉模块还包括第十一薄膜晶体管,所述第十一薄膜晶体管的栅极连接第二节点,所述第十一薄膜晶体管的源极连接所述第n级栅极驱动信号输出端,所述第十一薄膜晶体管的漏极连接恒压低电位。6....
【专利技术属性】
技术研发人员:曹海明,管延庆,田超,艾飞,刘广辉,李治福,
申请(专利权)人:武汉华星光电技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。